231 research outputs found
La valoración de un sistema "time-lapse" como herramienta para la observación del desarrollo embrionario "in vitro"
[Resumen] El
éxito
de
los
programas
de
reproducción
asistida
depende
fundamentalmente
de
la
selección
de
aquellos
embriones
con
mayor
potencial
implantatorio.
De
manera
convencional,
la
valoración
de
la
calidad
embrionaria
con
el
fin
de
seleccionar
qué
embrión(es)
transferir,
se
realiza
en
momentos
muy
concretos
del
desarrollo,
lo
que
puede
suponer
la
pérdida
de
información
valiosa
y
comprometer
la
calidad
de
los
embriones
al
extraerlos
de
las
condiciones
controladas
y
seguras
del
incubador.
Los
sistemas
time-lapse
pueden
solucionar
estos
problemas
al
tratarse
de
métodos
no
invasivos
que
realizan
un
seguimiento
continuo
del
desarrollo
embrionario
desde
el
interior
del
incubador.
Teniendo
esto
en
cuenta,
el
objetivo
del
presente
trabajo
fue
valorar
un
sistema
de
análisis
de
imagen
(Primo
Vision)
como
herramienta
en
los
tratamientos
de
reproducción
asistida
para
la
observación
del
desarrollo
embrionario
in
vitro,
mediante
un
análisis
comparativo
de
resultados
clínicos
obtenidos
en
el
Primo
Vision
(sistema
time-lapse)
y
un
incubador
convencional.
Los
resultados
obtenidos
mostraron
que
este
sistema
time-lapse
es
una
herramienta
de
trabajo
segura,
que
posibilita
un
mejor
desarrollo
de
los
embriones
y
que
proporciona
la
información
necesaria
para
una
toma
de
decisiones
más
objetiva
por
parte
de
los
embriólogos,
facilitando
así
los
procedimientos
de
selección
embrionaria.Traballo fin de grao (UDC.CIE). Bioloxía. Curso 2013/201
“Something was set between the words and the world”: Trauma and Testimony in the Poetry of World War II
Treball Final de Grau en Estudis Anglesos. Codi: EA0938. Curs acadèmic: 2017/2018Research in trauma theory in literature has gained prominence in the last couple of decades, especially since 1996, with the publication of Caruth’s Unclaimed Experience and Tal’s Worlds of Hurt. Trauma studies, however, had already been advanced in the late 1890s in psychiatry by Freud, who devoted much of his later career to figuring out how the human mind responds to traumatic experiences. His view of trauma as a “wound inflicted upon the mind” helps to account for the fragmentation of the self evident in the poetry of World War II. Because war poetry tends to be dominated by intimate accounts of personal experiences and feelings, Felman and Laub’s claim that victims feel compelled to offer their testimony in order to process the traumatic event is taken as the basis for the analysis. While most critical works on trauma and testimony in literature, however, focus on texts where the traumatic event is told in retrospect, this dissertation explores the representation of the traumatic event at the precise moment of its first occurrence. By analysing the responses of several poets to their experiences during the war, this paper aims at understanding how they try to make sense of the traumatic event through the written word. To this end, the poets selected all served in the frontline either as soldiers, doctors or pilots. The testimonies of those who suffered through the conflict prove some of the best historical evidence we have to this day to help us comprehend how the traumatic event affects victims psychologically. The poets’ personal, unique responses to the war eventually collide with a common, relentless commitment to tell their stories, and the use of similar coping mechanisms. As a result, I argue that poetry is the literary genre most suited to illustrating the impact of the traumatic event
Recovery of shares: effects on the stock marketing of companies.
Treball Final de Grau en Finances i Comptabilitat. Codi: FC1049. Curs acadèmic: 2018/2019The purchase of shares by companies has reached great economic relevance, especially in the eighties of the last century in the United States, and currently in Spain, not only because of the volume of operations carried out, but also by the consequences derived for the interest groups, among which are the shareholders and the managers of the companies, in addition to the academic community.
Regarding these, the studies carried out on the forms, causes and consequences of this type of operations are numerous in the case of research conducted in the AngloSaxon world, and less abundant in the Spanish case.
This paper aims to make a review of the academic literature and the different study approaches published on this issue, and an analysis from the quantitative perspective of this type of operations, focused mainly on the Spanish market and, more specifically, on the repurchase operations carried out by the companies Iberdrola and Repsol.La compra de acciones por parte de las empresas ha alcanzado una gran relevancia económica, especialmente en la década de los ochenta del siglo pasado en Estados Unidos, y en la actualidad en España, no sólo por el volumen de las operaciones realizadas, sino también por las consecuencias derivadas para los grupos de interés, entre los que se encuentran los accionistas y los gestores de las empresas, además de la comunidad académica.
Respecto a estos, los estudios realizados sobre las formas, causas y consecuencias de este tipo de operaciones, son numerosos en el caso de investigaciones realizadas en el mundo anglosajón, y menos abundantes en el caso español.
Este trabajo pretende realizar una revisión de la literatura académica y de los diferentes enfoques de estudio publicados sobre esta cuestión, y un análisis desde la perspectiva cuantitativa de este tipo de operaciones, centrado principalmente en el mercado español y, de manera más concreta, en las operaciones de recompra llevadas a cabo por las empresas Iberdrola y Repsol
Implementación de un VHDL de un decodificador Viterbi y su integración en un prototipo de un sistema WiMAX
En los sistemas de comunicación se producen errores que hacen que la secuencia recibida por el receptor no sea igual a la transmitida. Por este motivo se emplean sistemas FEC, forward error correction. Estos sistemas consisten en un codificador-decodificador que permiten corregir los errores que añade el canal de transmisión. Los más habituales son los códigos convolucionales, los de bloque y los turbo códigos. En este proyecto diseñamos, implementamos, simulamos y verificamos un decodificador Viterbi en hardware, con código VHDL. Se trata del algoritmo de máxima verosimilitud para decodificar un código convolucional. Por este motivo es muy utilizado como método de corrección de errores en los sistemas FEC. En la Universidad estamos desarrollando un prototipo de un sistema WiMAX entre varios proyectos fin de carrera diferentes. Uno de los bloques de este protocolo WiMAX es un decodificador Viterbi. De manera que el trabajo en este proyecto consiste en diseñar un decodificador Viterbi, con las especificaciones indicadas por el protocolo WiMAX. Una vez implementado, simulado y verificado lo integraremos en el prototipo. FEC corrige los errores en el receptor sin retransmitir la secuencia original. Se utiliza en sistemas sin reenvío, o en sistemas en tiempo real donde no se puede esperar a la retransmisión para mostrar los datos. El proceso consiste en codificar la secuencia original, añadiéndole bits redundantes antes de transmitirla. La secuencia codificada redundante se transmite y llega al receptor. En el receptor hay un decodificador que obtiene la secuencia más próxima a la original antes de la codificación. Con este sistema se disminuye la BER en la salida del receptor, sin necesidad de aumentar Eb/No. El decodificador Viterbi se inventó en el año 1967, y se emplea en muchos sistemas de comunicación, donde los datos transmitidos son propensos a errores antes de la recepción. Es compatible con multitud de estándares habituales, por ejemplo: GSM, WLAN, IS-54, IS-95, CDMA, ADSL, SHDSL, HDSL2, DVB, 3G, 3GPP, 3GPP2, 3GPP LTE, IEEE 802.16, HiperLAN, Intelsat IESS-308/309, IEEE 802.11a, DBS, VSAT... Por tanto, obviamente ya existen dispositivos que lo implementan en hardware. Se trata de IP (intellectual property) cores, que están disponibles en el mercado, pero no son libres, se requiere una licencia para utilizarlos. El decodificador Viterbi es un algoritmo estándar, con diversos parámetros determinados por unas especificaciones. Estos parámetros permiten ajustar la decodificación a los requisitos del sistema de comunicaciones. Lógicamente, con unas especificaciones complejas se consigue una mayor reducción de la BER que con unas especificaciones simples, pero a cambio el decodificador será más complejo. Una vez fijadas las especificaciones del decodificador, todos los dispositivos que las cumplan implementan el mismo algoritmo. Por tanto, no existirán diferencias de funcionalidad entre ellos. Este es un aspecto importante, que nos indica que nuestro decodificador debe tener la misma funcionalidad y los mismos puertos de entradasalida, que cualquier IP Viterbi decoder que cumpla las mismas especificaciones. Como en todo diseño hardware, optimizaremos el código para obtener el mejor compromiso entre mínima área ocupada y máxima frecuencia de reloj. Nuestro objetivo principal ha sido diseñar un decodificador Viterbi que cumpla exactamente el algoritmo. Por tanto es funcionalmente igual a cualquier modelo que ya exista en el mercado. Sin embargo, hemos dado un valor añadido a nuestro decodificador, que supone una ventaja frente a la mayoría de los decodificadores comerciales. Consiste en que lo hemos realizado completamente multiplataforma, independiente de la tecnología. Nuestro código VHDL se puede implementar en cualquier FPGA de cualquier fabricante. Y también en el resto de dispositivos lógicos programables, por ejemplo los más comunes: ASICs, CPLDs, PLDs... Esto es una ventaja frente a la mayoría de módulos comerciales, que suelen ser específicos para una arquitectura concreta, son dependientes de la tecnología. Por ejemplo, los fabricantes de FPGAs: Xilinx, Actel, Lattice y Altera disponen de un IP core Viterbi decoder. Pero sólo puede utilizarse en determinadas FPGAs de su propio catálogo de productos. Una parte fundamental es la verificación, para ello hemos desarrollado simuladores que nos permiten comparar nuestro decodificador con otro que utilizamos como referencia: el Xilinx IP core Viterbi decoder. Hemos realizado una simulación exhaustiva, gracias a la cual podemos asegurar que nuestro decodificador implementa exactamente el algoritmo Viterbi, sin ningún error de funcionalidad. A continuación, una vez finalizada la verificación, integraremos el decodificador en el prototipo WiMAX, finalizando así el proyecto. ________________________________________________________________________________________________________________________In communication systems are errors that cause the sequence at the receiver is not the
same to the sequence transmitted. For this reason, is usual to use FEC, forward error
correction, systems. These systems consist of an encoder-decoder that make possible to
correct the errors added by the transmission channel. The most common are
convolutional codes, block codes and turbo codes.
In this project we design, implement, simulate and verify a Viterbi decoder in hardware
with VHDL code. It is the maximum likelihood algorithm for decoding a convolutional
code. For this motive it is widely used as method to correct errors in FEC systems.
At the University we are developing a prototype of a WiMAX system between several
different final degree projects. One of the blocks of this WiMAX protocol is a Viterbi
decoder. So that, the work on this project is to design a Viterbi decoder, with the
specifications indicated by the WiMAX protocol. Once implemented, simulated and
verified, we will integrate it in the prototype.
FEC is a mechanism to correct mistakes, that allows to correct them in the receiver
without retransmitting the original sequence. It is useful in systems without a reverse
channel to request retransmission of data, or in real time systems where it is not possible
to wait for the retransmission to show the information. The process consists in coding
the original sequence, adding redundant bits before transmitting it. The coded redundant
sequence is transmitted and arrives to the receiver. In the receiver there is a decoder that
obtains the sequence closest to the original one before the codification. With this system
the BER is decreased in the output of the receiver, without need to increase Eb/No.
The Viterbi decoder was invented in year 1967, and it is used in many communication
systems, where the transmitted data are prone to errors before the reception. It is
compatible with many habitual standards, for example: GSM, WLAN, IS-54, IS-95,
CDMA, ADSL, SHDSL, HDSL2, DVB, 3G, 3GPP, 3GPP2, 3GPP LTE, IEEE 802.16,
HiperLAN, Intelsat IESS-308/309, IEEE 802.11a, DBS, VSAT... Therefore, obviously
already exist devices that implement it in hardware. These devices are called IP
(intellectual property) cores, and are available on the market, but they are not free, a
license is required to use them.
The Viterbi decoder is a standard algorithm, with various parameters determined by
specifications. These parameters allow to adjust decoding to the requirements of the
communications system. Obviously, a complex specification achieves greater reduction
of BER that with a simple specification, but in return the decoder will be more complex.
Once laid down the specifications of the decoder, all devices that fulfill them implement
the same algorithm. Therefore, there will not exit differences of functionality between
them. This is an important aspect, which tell us that our decoder must have the same
functionality and the same input-output ports, as any IP Viterbi decoder that fulfills the
same specifications.
As in all hardware design, we will optimize the code for getting the best compromise
between minimum occupied area and maximum clock frequency. Our main aim has been to design a Viterbi decoder that fulfills exactly the algorithm.
Therefore it is functionally equal to any model which already exists on the market.
However, we have given an added value to our decoder, which is an advantage over the
majority of commercial decoders. It consists that we have realized it fully multiplatform,
technology independent. Our VHDL code can be implemented onto any
FPGA from any manufacturer. And also onto the rest of programmable logic devices,
for example the most common: ASICs, CPLDs, PLDs... This is an advantage over the
majority of commercial devices, which are usually specific for a concrete architecture,
they are technology dependent. For example, the FPGA manufacturers: Xilinx, Actel,
Lattice and Altera have a IP core Viterbi decoder. But it can only be used onto certain
FPGAs of its own catalog of products.
A fundamental part is the verification, for this, we have developed simulators that allow
us to compare our decoder with another that we use as a reference: the Xilinx IP core
Viterbi decoder. We have carried out an exhaustive simulation, whereby we can assure
that our decoder implements exactly the Viterbi algorithm, without any functionality
error. Then, once the verification has been completed, we will integrate the decoder in
the prototype WiMAX, finishing this way the project.Ingeniería de Telecomunicació
Interfaz de control domótica basada en visión artificial
El trabajo que se mostrará a continuación consistirá en una interfaz domótica basada en visión artificial con la
cual se buscará facilitar la integración domótica a personas discapacitadas, pudiendo estas interactuar mediante
gestos faciales con la vivienda.
Para llevar a cabo este proyecto, se desarrollarán los códigos pertinentes que detecten los gestos faciales para
posteriormente implementarlos en una vivienda virtual. Para ello, se utilizará el lenguaje de programación
Python junto al software HOME I/O.Universidad de Sevilla. Grado en Ingeniería de Tecnologías Industriale
Propuesta de intervención para promover la resiliencia en adolescentes con ideación suicida relacionada con la COVID-19
49 p.El objetivo de esta propuesta de intervención es diseñar un programa que fomente la resiliencia y otros factores de protección, como la esperanza, la autoestima, la comunicación y habilidades sociales, de afrontamiento, toma de decisiones y resolución de problemas, tras la aparición o incremento de ideación suicida y conductas autolesivas o suicidas relacionadas con la COVID-19, así como la prevención de su reaparición en adolescentes con edades comprendidas entre 12 y 18 años. El programa tiene un diseño pre-post con seguimiento y se desarrolla en 8 sesiones semanales de 1 hora de duración durante 2 meses, añadiendo 2 sesiones de seguimiento a los 6 y 12 meses de su finalización.Following the appearance or increase of suicidal ideation and self-injurious or suicidal behaviors related to COVID-19 in adolescents between the ages of 12 and 18 the objective of this intervention proposal is to design a program that prevents its reappearance through the promotion of resilience and other protective factors such as hope, self-esteem, communication and social skills, coping, decision-making, and problem solving. The program has a pre-post design with one follow-up and it is developed in 8 weekly sessions of 1 hour duration for 2 months, adding 2 follow-up sessions 6 and 12 months after completion.Máster Universitario en Psicología General Sanitaria (M169
- …