6 research outputs found

    Studies on physical interconnect technologies in advanced SoC designs

    Get PDF
    制度:新 ; 文部省報告番号:甲1992号 ; 学位の種類:博士(工学) ; 授与年月日:2005/3/15 ; 早大学位記番号:新392

    Modeling and characterization of on-chip interconnects, inductors and transformers

    Get PDF
    Ph.DNUS-SUPELEC JOINT PH.D. PROGRAMM

    Equipotential shells for efficient inductance extraction

    No full text
    To make three-dimensional (3-D) on-chip interconnect inductance extraction tractable, it is necessary to ignore parasitic couplings without compromising critical properties of the interconnect system. It is demonstrated that simply discarding faraway mutual inductance couplings can lead to an unstable approximate inductance matrix. In this paper, we describe an equipotential shell methodology, which generates a partial inductance matrix that is sparse yet stable and symmetric. We prove the positive definiteness of the resulting approximate inductance matrix when the equipotential shells are properly defined. Importantly, the equipotential shell approach also provably preserves the inductance of loops if they are enclosed entirely within the shells of their segments. Methods for sizing the shells to control the accuracy are presented. To demonstrate the overall efficacy for on-chip extraction, ellipsoid shells, which are a special case of the general equipotential shell approach, are presented and demonstrated for both on-chip and system-level extraction examples

    Equipotential shells for efficient inductance extraction

    No full text

    Caractérisation et modélisation d'interconnexions. Développement de nouvelles solutions pour la transmission d'informations au sein des cartes et puces électroniques.

    Get PDF
    Since the first IC in 1959 the performances and computing capacity of electronic devices have always grown, following thus the well-known empirical Moore’s law which says that the number of transistors in a dense integrated circuit doubles approximately every 18 months. This prevision is still verified even if some limitations appears like for example the limitation of the clock frequency which grow less than the projection that the ITRS (International Technology Roadmap for Semiconductors) has made in 2000. One of the stumbling point comes from interconnects which ensure the transmission of information inside electronic chips or cards. The interconnects imply delay, signal distortion, crosstalk and power dissipation and they now must be taken into account during electronic device design. So the researches depicted in this manuscript deal with the modelling of interconnect and study of new solutions to overcome problems due to classical interconnects. These works have been realized in Lab-STICC laboratory with the help of colleagues, post-doc, PhDs and Master Students. The manuscript include three chapters, the first one concerns researches on modelling aspects, the second is about alternative solutions to classical wired interconnects and to conclude the research projects for the next years are presented.The first chapter concern researches about modelling which aim to develop reliable models in view to simulate more quickly the electrical behavior of interconnects. Firstly the collaborations concerning the development of model-order reduction are presented. Then with the aim to evaluate the impact of inductive behavior, the current return patch problem and so the extraction of loop inductance is treated. The 3D discontinuities and 3D environment effects are presented in the third part of this chapter. For example the parallel grid influences on propagation are explored as well as the case of coupling between microvias and parallel-plates cavities inside multilayer PCB.The second chapter is about research of new solutions to overcome the limitation due to classical wired interconnects. A review of envisaged alternative solutions like for example optical interconnects and CNT (carbon Nano Tube) is first presented. Then a focus on RF guided interconnect is made and constraints in term of bandwidth are explained and some coupling techniques are explored. These studies naturally lead to exploration of the paradigm of wireless interconnects and the preliminary researches on radio transmission between two circuits placed on a PCB are shown. All these approaches of RF wireless interconnect are prelude to the research projects which are developed in a third chapter of the manuscript.The development of the draft over 4 years is based on the BBC project (wireless interconnect network on chip or in board for Broadcast-Based parallel Computing) funded by the Labex COMINLABS and which will begin in October 2016. The aims of this project are outlined as well as the aims of another project entitled “BROADWAYS” (Broadcast-Based new paradigms of ubiquitous memory mapping, bandwidth allocation and parallel programing made possible by Radio Network On Chip) which is currently in the second step of review by the ANR. To conclude this research part other embryonic researches are presented as well as long term researches envisaged like terahertz applications of the use of graphene for microwave applications.Depuis les premiers circuits intégrés en 1959 les composants et les systèmes électroniques n’ont cessé de voir leurs performances augmenter suivant ainsi la loi empirique de Gordon Moore qui prévoit un doublement de la complexité des circuits tous les 18 mois. Cette prévision reste aujourd’hui toujours vérifiée même si nous constatons depuis une dizaine d’années que les fréquences d’horloges stagnent autour de 4-5 GHz alors que l’ITRS (International Technology Roadmap for Semiconductors) prévoyait dans les années 2000 des fréquences de travail pouvant atteindre 40 GHz pour 2016. L’un des facteurs limitant la progression des performances vient des interconnexions métalliques servant au transport de l’information au sein des systèmes électroniques. Les travaux de recherche présentés dans le cadre de l’obtention de l‘habilitation à diriger des recherches concernent d’une part les travaux réalisés sur la modélisation des interconnexions et d’autre part ceux sur l’étude de solutions alternatives à ces interconnexions classiques. Ces travaux ont été réalisés au sein du Lab-STICC en collaboration avec plusieurs collègues et lors de l’encadrement de plusieurs post-doctorants, doctorants et stagiaires de master recherche. Le mémoire comporte trois chapitres principaux, le premier concerne les travaux sur la modélisation des interconnexions, le second porte sur l’étude de solutions alternatives à ces interconnexions classiques et le dernier permet la présentation des projets de recherches pour les prochaines années.L’objectif de nos travaux sur la modélisation des interconnexions consiste au développement de modèles fiables permettant d’appréhender leurs effets sur les signaux. Dans un premier temps, les travaux portant sur l’obtention de modèles à complexité réduite sont présentés. Puis, afin d’évaluer l’impact des effets inductifs des interconnexions, nous présentons les travaux sur l’identification des chemins de retours du courant dans un réseau comprenant plusieurs lignes et qui sont nécessaires pour déterminer les inductances de boucles. La prise en compte de l’environnement 3D des interconnexions fait l’objet de la troisième partie de ce chapitre. Nous traitons ainsi de l’influence de différentes discontinuités et nous présentons des règles de design permettant la limitation des risques de conversion de mode de propagation. Dans le cadre de structures multicouches, nous abordons l’influence de grilles métalliques placées au voisinage d’une ligne sur la propagation des signaux. Enfin nous traitons des risques de couplage entre des vias et les modes de cavités au sein des structures PCB multicouches.La seconde thématique développée dans ce mémoire porte sur le développement de solutions alternatives aux interconnexions classiques. Après avoir listé certaines de ces solutions telle que les interconnexions optiques ou les nanotubes de carbone, nous présentons plus particulièrement les interconnexions RF qui véhiculent l’information numérique sur porteuse à haute fréquence. Dans un premier temps nous analysons les interconnexions RF guidées qui utilisent une ligne de transmission comme support pour transporter l’information. A partir de l’étude des modes d’accès multiples nous montrons que les canaux doivent être large bande et nous explorons diverses façons de transmettre l’énergie à la ligne de transmission. Enfin nous présentons quelques exemples de performances obtenues à l’aide de démonstrateurs numériques. Ces études des interconnexions RF guidées nous ont naturellement amené à considérer les possibilités de transmission par voie hertzienne des informations au sein des cartes et puces électroniques. Nous avons ainsi analysé à l’aide de démonstrateurs très simples les niveaux de transmission entre deux circuits placés sur une même carte PCB (Printed Circuit Board).Ces études initiales sur les interconnexions radios ou sans fils servent de point d’appui aux projets de recherche présentés à la fin de ce manuscrit. La philosophie du projet BBC (wireless interconnect network on chip or in board for Broadcast-Based parallel Computing) financé par le Labex COMINLABS à partir d’octobre est présenté de même que celle du projet ANR Broadways (Broadcast-Based new paradigms of ubiquitous memory mapping, bandwidth allocation and parallel programing made possible by Radio Network On Chip) en seconde phase d’étude auprès de l’ANR
    corecore