3 research outputs found

    ALGORITMO DE CIFRADO SIMÉTRICO BASADO EN MAPEO LOGÍSTICO Y TRANSFORMADA RÁPIDA DE FOURIER

    Get PDF
    Las herramientas estadísticas utilizadas en la criptografía desde la antigüedad hasta nuestros días, son muy útiles en el criptoanálisis de sistemas de cifrado dado que ofrecen un buen instrumento para la identificación del sistema de cifrado utilizado en un criptograma. Los algoritmos criptográficos son cada vez más necesarios para garantizar la confidencialidad de los datos en la transmisión de forma segura a través de canales de comunicación inseguros. En éste trabajo se presenta un algoritmo de cifrado simétrico, cuya implementación está basada en el acoplamiento de mapeo logístico, un generador congruencial lineal, y la trasformada rápida de Fourier. Como parte del proceso se generan subclaves de cifrado a través de una semilla extraída de una zona caótica para aumentar su nivel de aleatoriedad. Se realiza un análisis al criptograma, en particular, con pruebas estadísticas sobre datos cifrados, con el fin de determinar su impredecibilidad en secuencias generadas, evaluando las propiedades de independencia y aleatoriedad. Se obtienen resultados en simulación que muestran una notable distorsión en los datos cifrados con respecto a los originales, que, en términos de seguridad, disminuye su vulnerabilidad ante ataques externos

    MODELADO Y SIMULACIÓN DE UN REGULADOR DE VELOCIDAD PARA UN MOTOR BLDC POR MEDIO DE UN CONTROLADOR DE HISTÉRESIS POR CORRIENTE (MODELING AND SIMULATION OF A SPEED CONTROLLER FOR A BLDC MOTOR, USING A HYSTERESIS CURRENT CONTROLLER)

    Get PDF
    En este documento se presenta el modelado de un motor BLDC (Brushless de corriente directa), se analiza su comportamiento dinámico a lazo cerrado, que está conformado de dos bucles uno interno y uno externo. El bucle interno consta de un controlador de histéresis de corriente en conjunto con un detector de cruce por cero de fuerza contra-electromotriz, que hace cumplir los comandos de corriente de fase en el estator proporcionados por el bucle externo, que cumple con la ley clásica de control PID en su versión de velocidad, que toma como referencia el valor de velocidad angular, dicha variable es obtenida después de derivar la información obtenida del detector de cruce por cero. El sistema es simulado en Matlab/Simulink, donde se observa que el sistema cumple su objetivo llevando la velocidad del motor al valor de referencia, el sistema es sometido a perturbaciones y el controlador responde de manera eficiente.Modeling of BLDC (brushless direct current) motor in this paper is presented, its dynamic behavior in a closed loop is analyzed with two loops, the first one, internal loop, consist of a current hysteresis controller and a zero crossing detector of the back electromotive force, enforces the stator phase current commands provided by the second external loop, which consists of a classic PID control law in its speed version to adjust the angular velocity at reference value, this variable is obtained after deriving the information obtained from the zero crossing detector. The system is simulated in Matlab / Simulink, it is observed that the system achieves its objective by bringing the motor speed to the reference value, the system is subjected to disturbances and the controller responds efficiently

    PLL wrap function for synchronization in phase jump disturbances

    No full text
    Synchrony plays a major role in the interconnection process between local electric power generation systems and the electrical grid. Grid phase disturbances prevent the generation system from maintaining synchrony. Therefore, an efficient phase tracking method is necessary in order to detect phase jumps and abrupt changes in amplitude. In this paper, we propose a software-designed method to strengthen phase tracking based on the wrap process of a second-level Phase Locked Loop (PLL). The term ‘wrap’ means establishing the phase values of the reference signal in intervals of π to match it with the values obtained from the PLL output (sync pulse). To quantify phase error, a mathematical transformation of the time domain to the frequency domain is implemented. The validity of the proposed wrap function is verified using electrical disturbances.La sincronía es primordial para la interconexión de sistemas locales de generación de energía con el sistema eléctrico. Las perturbaciones en fase evitan que el sistema de generación mantenga la sincronía. Por lo tanto, un método eficiente de seguimiento de fase es necesario para detectar saltos en la misma y cambios abruptos en amplitud. En este trabajo se propone un método para fortalecer el seguimiento de fase basado en el proceso de envoltura de fase de un PLL (Phase Locked Loop) de segundo grado diseñado por software. El término ‘envoltura’ (wrap) se refiere a establecer los valores de fase de la señal de referencia en intervalos de π para que coincida con los valores obtenidos de la señal de salida del PLL (pulso de sincronía). Una técnica de transformación matemática del dominio del tiempo al dominio de la frecuencia es implementada con el fin de cuantificar el error de fase. La validez de la función de envoltura propuesta es verificada usando perturbaciones eléctricas
    corecore