10 research outputs found

    Intégration optimisée de composants virtuels orientés TDSI par la synthèse d'architecture

    Get PDF
    - La complexité grandissante des Systèmes sur Silicium (SoC) oblige les concepteurs à relever le niveau d'abstraction de leur description et à réutiliser des blocs fonctionnels préconçus, décrits au niveau RTL, de plus en plus complexes. La principale difficulté lors de la réutilisation de ce type de composants bas niveau provient de leur intégration (interfaçage avec le reste du système). Dans le cadre du projet RNRT ALIPTA nous proposons d'une part de relever le niveau d'abstraction des descriptions en introduisant la notion de composant virtuel comportemental et d'autre part de générer un coeur d'IP RTL en synthétisant sous contraintes d'intégration sa description comportementale à l'aide d'outils de synthèse haut niveau. Dans cet article nous rappelons brièvement le flot de conception système. Nous présentons les phases d'analyse garantissant la faisabilité de la synthèse en fonction des contraintes algorithmiques de l'IP et d'intégration et abordons la modélisation de l'ensemble de contraintes. Nous présentons ensuite une expérience de réutilisation de composants virtuels pour le traitement de l'image avec un quantificateur initialement connecté à une DCT puis à une TO. Nous comparons les résultats obtenus en appliquant une méthode classique d'intégration de composant virtuel au niveau RTL par synthèse d'un wrapper avec la méthode proposée

    Trusted Computing using Enhanced Manycore Architectures with Cryptoprocessors

    No full text
    International audienceManycore architectures correspond to a main evolution of computing systems due to their high processing power. Many applications can be executed in parallel which provides users with a very efficient technology. Cloud computing is one of the many domains where manycore architectures will play a major role. Thus, building secure manycore architectures is a critical issue. However a trusted platform based on manycore architectures is not available yet. In this paper we discuss the main challenges and some possible solutions to enhance manycore architectures with cryptoprocessor

    A Modified AES Based Algorithm for Image Encryption

    No full text
    Abstract—With the fast evolution of digital data exchange, security information becomes much important in data storage and transmission. Due to the increasing use of images in industrial process, it is essential to protect the confidential image data from unauthorized access. In this paper, we analyze the Advanced Encryption Standard (AES), and we add a key stream generator (A5/1, W7) to AES to ensure improving the encryption performance; mainly for images characterised by reduced entropy. The implementation of both techniques has been realized for experimental purposes. Detailed results in terms of security analysis and implementation are given. Comparative study with traditional encryption algorithms is shown the superiority of the modified algorithm

    Evaluation de la complexite d'implantation en vlsipar la synthese architecturale : Une experience en filtrage adaptatif

    No full text
    Le problème de l'estimation de la complexité d'implantation des algorithmes de traitement du signal se pose dès leur phase de conception. Afin de disposer d'un moyen fiable pour cette estimation, nous proposons d'utiliser la synthèse d'architecture de circuits VLSI. Cette démarche a été appliquée à un jeu représentatif d'algorithmes de filtrage adaptatifs. Les résultats obtenus permettent de conclure à l'efficacité de la démarche, qui devrait intéresser d'autres domaines du traitement du signal, de l'image ou des télécommunications
    corecore