21 research outputs found

    SEGMENTACJA OBRAZÓW WIELOGRADACYJNYCH NA PODSTAWIE CECH ŁĄCZNOŚCI PRZESTRZENNEJ

    Get PDF
    The article aims to study the multi-level segmentation process of images of arbitrary configuration and placement based on features of spatial connectivity. Existing image processing algorithms are analyzed, and their advantages and disadvantages are determined. A method of organizing the process of segmentation of multi-gradation halftone images is developed and an algorithm of actions according to the described method is given.Artykuł ma na celu zbadanie procesu wielopoziomowego segmentacji obrazów o dowolnej konfiguracji i rozmieszczeniu w oparciu o cechy łączności przestrzennej. Przeanalizowano istniejące algorytmy przetwarzania obrazu oraz określono ich zalety i wady. Opracowano metodę organizacji procesu segmentacji wielogradacyjnych obrazów półtonowych i przedstawiono algorytm działań zgodnie z opisaną metodą

    SEGMENTATION OF MULTIGRADATION IMAGES BASED ON SPATIAL CONNECTIVITY FEATURES

    Get PDF
    The article aims to study the multi-level segmentation process of images of arbitrary configuration and placement based on features of spatial connectivity. Existing image processing algorithms are analyzed, and their advantages and disadvantages are determined. A method of organizing the process of segmentation of multi-gradation halftone images is developed and an algorithm of actions according to the described method is given

    METHOD AND DEVICE FOR ANALOG-TO-DIGITAL CONVERSION

    No full text
    Винахід належить до цифрової вимірювальної і обчислювальної техніки і може бути використаний для перетворення аналогових величин в цифрові. Спосіб аналого-цифрового перетворення полягає в тому, що на кожному і-му такті формують компенсуючий сигнал врівноваження і здійснюють порівняння вхідного аналогового сигналу з сигналом врівноваження, По результатах порівняння на всіх тактах здійснюють формування вихідного коду надлишкової позиційної системи числення відрізняється тим, що на кожному такті перетворення незалежно від результату порівняння на попередньому такті разом з основними компенсуючими сигналами використовуються додаткові форсуючі сигнали. При цьому загальний компенсуючий сигнал на і-му такті формується як сума відповідного набору основних еталонних сигналів і і-го форсуючого сигналу за умови, що тривалості тактів врівноваження задають обернено пропорційними вказаним вагам розрядів, так, що кожен наступний такт в a разів триваліший за попередній, де a - відношення між вагами сусідніх розрядів. Технічний результат полягає в досягненні змінної тривалості тактів порозрядного врівноваження і, відповідно, зменшення загального часу врівноваження, що у декілька разів підвищує швидкодію пристрою та розширює галузь його використання.Изобретение относится к цифровой измерительной и вычислительной технике и может быть использовано для преобразования аналоговых величин в цифровые. Способ аналого-цифрового преобразования заключается в том, что на каждом i-том такте формируют компенсирующий сигнал уравновешивания и осуществляют сравнение входного аналогового сигнала с сигналом уравновешивания. По результатам сравнения на всех тактах осуществляют формирование выходного кода избыточной позиционной системы исчисления. Способ отличается тем, что на каждом такте преобразования независимо от результата сравнения на предыдущем такте вместе с основными компенсирующими сигналами используются дополнительные форсирующие сигналы. При этом общий компенсирующий сигнал на i-том такте формируется как сумма соответствующего набора основных эталонных сигналов и i-того форсирующего сигнала при условии, что длительности тактов уравновешивания задают обратно пропорциональными указанным весам разрядов, так, что каждый следующий такт в a раз более длительный чем предыдущий, где a - отношение между весами соседних разрядов. Технический результат заключается в достижении переменной длительности тактов поразрядного уравновешивания и, соответственно, уменьшения общего времени уравновешивания, которое в несколько раз повышает быстродействие устройства и расширяет область его использования.The invention relates to digital measurement and computing technique and can be used for conversion of analog quantities to digital ones. A method for analog-to-digital conversion consists in that at each i-th clock cycle a compensation balance signal is shaped and compared to an input analog signal. According to results of comparison of all cycles creation of excess positional system output code is made. The method is characterized in that in every i-th cycle of conversion together with compensation signals additional force signals are used. The compensation signal for i-th cycle is shaped as a sum of corresponding reference signals and i-th force signal providing that length of balance cycles is set inversely proportional to said weight orders so that next cycle is by a times longer in comparison to previous one, where a - relation between weights of the adjacent orders. The technical result consists in providing variable cycle length of digit balance and corresponding decrease of total time of balancing that shall raise the device performance and extend the scope of use thereof

    Direct-current amplifier

    No full text
    Підсилювач постійного струму, в якому завдяки використанню "струмової підвіски" можна досягти незалежності наскрізного колекторного струму через вихідні каскади підсилювача постійного струму від наскрізного колекторного струму вхідних каскадів підсилювача постійного струму. Струмова підвіска реагує на зміни вхідного сигналу та забезпечує постійний наскрізний струм через колектори транзисторів вхідних каскадів. Підсилювач побудовано за принципом симетрійної структури.Предлагаемый усилитель постоянного тока выполнен по симметричной схеме. Усилитель отличается тем, что в нем исключена зависимость сквозного коллекторного тока выходного каскада усилителя от сквозного коллекторного тока входного каскада. Указанная особенность усилителя обеспечивается с помощью схемы стабилизации сквозного коллекторного тока входного каскада.The proposed direct-current amplifier is designed according to a symmetric circuit. The amplifier is distinctive by excluding dependence of through collector current of the output stage on the through collector current of the input stage. This feature of the amplifier is provided by the circuit for the stabilization of the through collector current of the input stage

    Symmetrical push-pull current amplifier

    No full text
    Двотактний симетричний підсилювач струму, який містить шість транзисторів, шини додатного та від'ємного живлення, вхідну шину, вихідну шину, шину нульового потенціалу, причому вхідну шину з'єднано з емітерами першого та другого транзисторів, бази першого та другого транзисторів з'єднано з базами і колекторами третього та четвертого транзисторів відповідно, колектори першого та другого транзисторів з'єднано з базами п'ятого та шостого транзисторів відповідно, емітери третього та четвертого транзисторів з'єднано з шиною нульового потенціалу, причому у нього введено джерело струму, дванадцять транзисторів, два відбивачі струму з двома виходами, подільник струму, а два виходи джерела струму з'єднані з колекторами восьмого та дев'ятого, та з базами чотирнадцятого та п'ятнадцятого транзисторів відповідно.Предлагаемый симметричный двухтактный усилитель тока содержит транзисторы и, дополнительно, источник тока, два стабилизатора тока, выполненные по схеме токового зеркала, и два делителя напряжения. Эмиттеры транзисторов 1 и 2 соединены с входом усилителя, а базы соединены, соответственно, с базами и коллекторами транзисторов 3 и 4. Коллекторы транзисторов 1 и 2 соединены, соответственно, с базами транзисторов 5 и 6. Эмиттеры транзисторов 3 и 4 соединены с общей точкой схемы усилителя. Выходы усилителя соединены с коллекторами транзисторов 8 и 9 и базами транзисторов 14 и 15.The proposed symmetrical push-pull current amplifier contains transistors and, additionally, a current source, two current stabilizers, which are designed according to a current mirror circuit, and two voltage dividers. The emitter of the 1st and 2nd transistors are connected to the input of the amplifier, and the bases are accordingly connected to the bases ant the collectors of the 3rd and 4th transistors. The collectors of the 1st and 2nd transistors are accordingly connected to the bases of the 5th and 6th transistors. The emitters of the 3rd and 4th transistors are connected to the common point of the circuit of the amplifier. The outputs of the amplifier are connected to the collectors of the 8th and 9th transistors and the bases of the 14th and 15th transistors

    Symmetrical push-pull current amplifier

    No full text
    Двотактний симетричний підсилювач струму містить коригуючий конденсатор, резистор зворотного зв'язку, шини живлення з додатним та від'ємним потенціалами, містить двадцять п'ять транзисторів. В нього введено три транзистори і джерело струму.Предлагаемый симметричный двухтактный усилитель тока содержит конденсатор для коррекции сигнала, резистор обратной связи, транзисторы и источник тока.The proposed symmetrical push-pull current amplifier contains a capacitor for signal correction, a feedback resistor, transistors, and a current source

    Buffer element

    No full text
    Буферний елемент містить перше та друге джерела струмів, два польові транзистори р-типу та два польові транзистори n-типу, шини додатного та від’ємного потенціалу, вісім біполярних n-p-n та вісім біполярних p-n-p транзисторів. Введено сімнадцятий n-p-n та вісімнадцятий p-n-p біполярні транзистори.Буферный элемент содержит первый и второй источник тока, два полевых транзистора р-типа и два полевых транзистора n-типа, шины дополнительного и отрицательного потенциала, восемь биполярных n-p-n типа и восемь биполярных транзисторов p-n-p типа. Введены семнадцатый n-p-n и восемнадцатый p-n-p биполярные транзисторы.The buffer element contains the first and the second current sources, two p-type field-effect transistors (FET) and two n-type FET, additional and negative buses, eight n-p-n bipolar transistors and eight p-n-p bipolar transistors. It is introduced the seventh n-p-n and the eighth p-n-p bipolar transistor

    TWO-STEP SYMMETRIC AMPLIFIER

    No full text
    Двотактний симетричний підсилювач струму містить перше джерело струму, яке своїми виводами з’єднано з схемою завдання струму зміщення, яка побудована на п’ятому - десятому та двадцять дев’ятому і тридцятому транзисторах відповідно, вхідну шину, яку з’єднано з базами тридцять першого і тридцять другого транзисторів, та з першими виводами резистора зворотного зв’язку і коригуючого конденсатора, колектори тридцять першого і тридцять другого транзисторів об’єднано та з’єднано з шиною нульвого потенціалу, їх емітери - з базами першого і другого транзисторів відповідно, бази першого і другого транзисторів з’єднано з схемою завдання струму зміщення та з базами п’ятнадцятого і шістнадцятого транзисторів.Двухтактный симметричный усилитель тока состоит из первого источника тока, который своими выводами соединен со схемой задания тока смещения, которая построена на пятом-десятом и двадцать девятом и тридцатом транзисторах соответственно, входной шины. Входная шина соединена с базами тридцать первого и тридцать второго транзистора, и с первыми выводами резистора обратной связи и корректирующего конденсатора. Коллекторы тридцать первого и тридцать второго транзисторов объединены и соединены с шиной нулевого потенциала, их эмиттеры – с базами первого и второго транзисторов соответственно. Базы первого и второго транзисторов соединены со схемой задания тока смещения и с базами пятнадцатого и шестнадцатого транзисторов.A two-step symmetric amplifier consists of the first current source having leads connected with an electric induction current circuit that made on the fifth-tenth and twenty ninth and thirtieth transistors, accordingly, an input bus, which united with bases of the thirty first and thirty second transistors, and with first leads of feedback resistance and correcting condenser. Collectors of the thirty first and thirty second transistors are united and connect with a neutral bus, their emitters – with bases of the first and the second transistors accordingly. Bases of the first and the second transistors are connected with the electric induction current circuit and with bases of the fifteenth and sixteenth transistors

    Direct-current amplifier

    No full text
    Підсилювач постійного струму містить перше та друге джерела струму, транзистори, шину нульового потенціалу, шину додатного джерела живлення, шину від'ємного джерела живлення, резистор, шину входу, шину виходу, третє джерело струму, перший і другий виводи якого з'єднані з емітерами сьомого і восьмого транзисторів відповідно, а також з колекторами тринадцятого і чотирнадцятого транзисторів відповідно, а також з базами сімнадцятого і вісімнадцятого транзисторів відповідно. Колектори сьомого і восьмого транзисторів з'єднані з шинами від'ємного джерела живлення відповідно. Колектори двадцять першого і двадцять другого транзисторів з'єднані з базами і колекторами одинадцятого і дванадцятого транзисторів відповідно, а також з базами п'ятого і шостого транзисторів відповідно. Бази двадцять першого і двадцять другого транзисторів з'єднані з базами тринадцятого і чотирнадцятого транзисторів відповідно, а також з базами і колекторами п'ятнадцятого і шістнадцятого транзисторів відповідно, а також з емітерами сімнадцятого і вісімнадцятого транзисторів відповідно. Емітери двадцять першого і двадцять другого транзисторів з'єднані з шинами додатного і від'ємного джерел живлення відповідно.Предлагаемый усилитель постоянного тока содержит три источника тока, транзисторы и резисторы. Первый и второй выводы третьего источника тока соединены, соответственно, с эмиттерами транзисторов 7 и 8, коллекторами транзисторов 13 и 14 и базами транзисторов 17 и 18. Коллекторы транзисторов 7 и 8 соединены с отрицательным выводом источника электропитания. Коллекторы транзисторов 21 и 22 соединены, соответственно, с базами и коллекторами транзисторов 11 и 12 и базами транзисторов 5 и 6. Базы транзисторов 21 и 22 соединены, соответственно, с базами транзисторов 13 и 14, базами и коллекторами транзисторов 15 и 16 и эмиттерами транзисторов 17 и 18. Эмиттеры транзисторов 21 и 22 соединены, соответственно, с положительным и отрицательным выводами источника электропитания.The proposed direct-current amplifier contains three current sources, transistors, and resistors. The first and the second terminals of the third current source are accordingly connected to the emitters of transistors 7, 8, collectors of transistors 13, 14, and bases of transistors 17, 18. The collectors of transistors 7, 8 are connected to the negative terminal of the power-supply unit. The collectors of transistors 21, 22 are accordingly connected to the bases and collectors of transistors 11, 12 and bases of transistors 5, 6. The bases of transistors 21, 22 are accordingly connected to the bases of transistors 13, 14, bases and collectors of transistors 15, 16, and emitters transistors 17, 18. The emitters of transistors 21, 22 are accordingly connected to the positive and the negative terminals of the power-supply unit

    INPUT DEVICE OF CURRENT COMPARATOR CIRCUIT

    No full text
    Вхідний пристрій схеми порівняння струмів містить сорок транзисторів, три джерела струму, вхідну шину, шини додатного і від'ємного живлення, шину нульового потенціалу, вихідну шину. Додатково введено шість транзисторів і другий резистор. Емітери двадцять дев'ятого і тридцятого транзисторів з'єднані з базами і колекторами тридцять сьомого, тридцять дев'ятого та тридцять восьмого, сорок другого транзисторів відповідно. Емітери тридцять сьомого і тридцять восьмого транзисторів з'єднані з базами першого і другого транзисторів відповідно. Емітери тридцять дев'ятого і сорок другого транзисторів з'єднані з базами і колекторами сорокового і сорок першого транзисторів відповідно, а також з відповідними виводами другого джерела струму. Емітери сорокового і сорок першого транзисторів об'єднані, а також з'єднані з першим виводом першого резистора, вхідною шиною і першим виводом другого резистора. Другий вивід другого резистора з'єднаний з емітерами першого вхідного і другого вхідного транзисторів
    corecore