2 research outputs found

    System-on-chip architecture for secure sub-microsecond synchronization systems

    Get PDF
    213 p.En esta tesis, se pretende abordar los problemas que conlleva la protecci贸n cibern茅tica del Precision Time Protocol (PTP). 脡ste es uno de los protocolos de comunicaci贸n m谩s sensibles de entre los considerados por los organismos de estandarizaci贸n para su aplicaci贸n en las futuras Smart Grids o redes el茅ctricas inteligentes. PTP tiene como misi贸n distribuir una referencia de tiempo desde un dispositivo maestro al resto de dispositivos esclavos, situados dentro de una misma red, de forma muy precisa. El protocolo es altamente vulnerable, ya que introduciendo tan s贸lo un error de tiempo de un microsegundo, pueden causarse graves problemas en las funciones de protecci贸n del equipamiento el茅ctrico, o incluso detener su funcionamiento. Para ello, se propone una nueva arquitectura System-on-Chip basada en dispositivos reconfigurables, con el objetivo de integrar el protocolo PTP y el conocido est谩ndar de seguridad MACsec para redes Ethernet. La flexibilidad que los modernos dispositivos reconfigurables proporcionan, ha sido aprovechada para el dise帽o de una arquitectura en la que coexisten procesamiento hardware y software. Los resultados experimentales avalan la viabilidad de utilizar MACsec para proteger la sincronizaci贸n en entornos industriales, sin degradar la precisi贸n del protocolo

    System-on-chip architecture for secure sub-microsecond synchronization systems

    Get PDF
    213 p.En esta tesis, se pretende abordar los problemas que conlleva la protecci贸n cibern茅tica del Precision Time Protocol (PTP). 脡ste es uno de los protocolos de comunicaci贸n m谩s sensibles de entre los considerados por los organismos de estandarizaci贸n para su aplicaci贸n en las futuras Smart Grids o redes el茅ctricas inteligentes. PTP tiene como misi贸n distribuir una referencia de tiempo desde un dispositivo maestro al resto de dispositivos esclavos, situados dentro de una misma red, de forma muy precisa. El protocolo es altamente vulnerable, ya que introduciendo tan s贸lo un error de tiempo de un microsegundo, pueden causarse graves problemas en las funciones de protecci贸n del equipamiento el茅ctrico, o incluso detener su funcionamiento. Para ello, se propone una nueva arquitectura System-on-Chip basada en dispositivos reconfigurables, con el objetivo de integrar el protocolo PTP y el conocido est谩ndar de seguridad MACsec para redes Ethernet. La flexibilidad que los modernos dispositivos reconfigurables proporcionan, ha sido aprovechada para el dise帽o de una arquitectura en la que coexisten procesamiento hardware y software. Los resultados experimentales avalan la viabilidad de utilizar MACsec para proteger la sincronizaci贸n en entornos industriales, sin degradar la precisi贸n del protocolo
    corecore