7 research outputs found
Pipeline computing device
Конвеєрний пристрій, в якому введення нових блоків та нових зв'язків дає можливість реалізувати операцію відновлення вхідного масиву чисел, що приводить до розширення функціональних можливостей пристрою.Предлагаемое конвейерное вычислительное устройство отличается тем, что, с целью расширения диапазона функциональных возможностей устройства, в него введены элементы для выполнения операций, обеспечивающих восстановление исходных массивов числовых данных.The proposed pipeline computing device consists in that, for the purpose to extend the functionality range of the device, the device contains elements for performing operations that provide the possibility to restore initial numerical data files
Device for number crunching
Пристрій для обробки чисел містить генератор імпульсів, дозволяючий елемент І, n лічильників, вхідний лічильник і блок аналізу, який містить RS-тригер і елемент І. Додатково містить n RS-тригерів, n елементів НІ, n елементів І.Устройство для обработки чисел содержит генератор импульсов, разрешающий элемент И, n счетчиков, входной счетчик и блок анализа, который содержит RS-триггер и элемент И. Дополнительно содержит n RS-триггеров, n элементов НЕ, n элементов И.A device for number crunching comprises a pulse generator, enabling AND gate, n counters, input counter and analysis block comprising AND gate and R-S flip-flop. Additionally it comprises n R-S flip-flops, n NOT gates, n AND gates
Pipeline adding device
Конвеєрний підсумовуючий пристрій містить n входів та n комірок, крім того, і-та комірка містить блок порівняння, суматор, вузол виділення загальної частини операндів, три регістри, D-тригер, мультиплексор і блок логічних елементів І. При цьому він містить у кожній комірці четвертий і п'ятий регістри, другий блок логічних елементів І, другий мультиплексор, елемент І, а n-та комірка містить лічильник, другий суматор, шостий і сьомий регістри, елемент АБО-НІ.Предлагаемое конвейерное суммирующее устройство содержит несколько последовательно соединенных вычислительных ячеек. Каждая вычислительная ячейка содержит компаратор, сумматор, модуль для выделения общей части операндов, пять регистров, D-триггер, два мультиплексора и да логических элемента И. Последняя вычислительная ячейка дополнительно содержит счетчик, дополнительный сумматор, два дополнительных регистра и логический элемент ИЛИ-НЕ.The proposed pipeline adding device contains several computing cells connected in series. Each cell contains a comparator, an adder, a module for isolating the common part of the operands, five registers, a D trigger, two multiplexers, and AND logic elements. The last cell additionally contains a counter, an additional adder, two additional registers, and an OR-NOT logic element
Method of parallel threshold addition of time intervals
Спосіб порогового паралельного додавання тривалостей групи часових інтервалів, в якому порівнюють між собою тривалості часових інтервалів групи і виділяють часовий інтервал найменшої тривалості, формують поточну часткову тривалість, яка є кратною цій найменшій тривалості, шляхом її множення на кількість часових інтервалів у групі, формують нову поточну групу часових інтервалів шляхом віднімання цієї найменшої тривалості від тривалості кожного часового інтервалу попередньої групи, а також формують поточний підсумковий сигнал. Зазначені дії повторюють для кожної нової поточної групи часових інтервалів до формування підсумкового сигналу, що дорівнює одиниці, або у протилежному випадку до виділення інтервалу найменшої тривалості, який дорівнює нулю. На кожному кроці оброблення виконують порівняння отриманої поточної часткової тривалості із поточним порогом і формують новий поточний поріг шляхом віднімання від поточного порогу поточної часткової тривалості. Поточний підсумковий сигнал дорівнює одиниці, якщо отриманий поточний поріг є від'ємною або нульовою величиною, і дорівнює нулю, якщо отриманий поточний поріг є додатною величиною. На першому кроці отриману поточну часткову тривалість порівнюють із заданим порогом шляхом віднімання її від заданого порога.Предлагаемый способ параллельного порогового суммирования временных интервалов заключается в том, что сравнивают временные интервалы друг с другом, выделяют наименьший временной интервал, формируют усредненный временной интервал, кратный наименьшему интервалу, умножая длительность наименьшего интервала на количество интервалов в группе, формируют новую группу временных интервалов, вычитая длительность наименьшего интервала из длительности каждого интервала в предыдущей группе, определяют суммарный временной интервал, повторяют указанные операции для каждой новой группы временных интервалов, пока не будет получен суммарный интервал с единичной длительностью или наименьший интервал с нулевой длительностью, сравнивают усредненный временной интервал с текущим пороговым интервалом и формируют новый пороговый интервал, вычитая усредненный интервал из начального порогового интервала. Текущий суммарный интервал принимается равным единице, если текущий пороговый интервал является отрицательным или нулевым, и равным нулю, если текущий пороговый интервал является положительным. На первом шаге указанной процедуры усредненный временной интервал сравнивается с заданным пороговым интервалом путем вычитания из порогового интервала.The proposed method of parallel threshold addition of time intervals consists in comparing time intervals with each other, isolating the minimal time interval, forming the averaged time interval by multiplying the length of the minimal time interval by the number of time intervals in the group, forming the new group of time intervals by subtracting the length of the minimal time interval from the length of each time interval in the preceding group, determining the summary time interval, repeating the said operations for each new group of time intervals until the summary time interval with unit length or the minimal time interval with zero length is obtained, comparing the averaged time interval with the current threshold value, and forming the new threshold interval by subtracting the summary time interval from the initial time interval. The currant summary time interval would be unit if the current threshold time interval is negative, and zero if the current threshold time interval is positive. At the first stage of this procedure, the averaged time interval is compared with the specified threshold interval by subtracting the averaged time interval from the threshold interval
Homogeneous computing environment cell
Комірка однорідного обчислювального середовища належить до галузі обчислювальної техніки, яка за рахунок введення нових елементів та зв'язків між ними розширює область застосування однорідного обчислювального середовища, наприклад, для розпізнавання сигналів у класифікаторі.Ячейка однородной вычислительной среды относится к области вычислительной техники, за счет введения новых элементов и связей между ними расширяет область применения однородной вычислительной среды, например, для распознавания сигналов в классификаторе.A homogeneous computing environment cell relates to the branch of computing engineering for account of getting started new elements and links between them widen the field of utilization of homogeneous computing environment, e.g. for signal identification in the classifier
Classification device
Класифікуючий пристрій містить багатошарову мережу дискримінаторів, що містять помножувальні блоки і суматори, причому одні входи помножувальних блоків дискримінаторів кожного наступного шару з'єднані з вхідними клемами пристрою, а інші входи - з виходами дискримінаторів попереднього шару. Додатково введено блок керування, а кожний дискримінатор містить вхід порогу класифікації, з'єднаний з відповідним входом помножувального блока дискримінатора. Адресний і установний входи, а також вхід синхронізації кожного шару багатошарової мережі дискримінаторів з'єднані з відповідними виходами групи блока керування, а також підключені до відповідних входів суматорів дискримінаторів відповідного шару багатошарової мережі пристрою, вихід дискримінатора останнього шару багатошарової мережі є виходом пристрою.Классифицирующее устройство содержит многослойную сеть дискриминаторов, которые содержат блоки умножения и сумматоры, причем одни входы блоков умножения дискриминаторов каждого следующего слоя соединены с входными клеммами устройства, а другие входы - с выходами дискриминаторов предыдущего слоя. Дополнительно введен блок управления, а каждый дискриминатор содержит вход порога классификации, соединенный с соответствующим входом блока умножения дискриминатора. Адресный и установочный входы, а также вход синхронизации каждого слоя многослойной сети дискриминаторов соединены с соответствующими выходами группы блока управления, а также подключены к соответствующим входам сумматоров дискриминаторов соответствующего слоя многослойной сети устройства, выход дискриминатора последнего слоя многослойной сети является выходом устройства.Classification device has multi-layer network of discriminators that includes multiplication blocks and adders, at that one inputs of multiplication blocks of discriminators of each next layer are connected to input terminals of the device, and the other inputs – to outputs of discriminators of previous layers. Additionally control block is included and each discriminator has input of classification threshold connected to respective input of multiplication block of discriminator. Address and setting inputs, and synchronization input of each layer of multi-layer network of discriminators are connected to respective outputs of group of control block, and connected to respective inputs of adders of discriminators of respective layer of multi-layer network of the device, output of discriminator of the last layer of multi-layer network is output of the device
Homogeneous structure cell
Комірка однорідної структури належить до обчислювальної техніки і призначена для оброблення масивів даних у пристроях розпізнавання на базі матричних або систолічних процесорів.Ячейка однородной структуры относится к вычислительной технике и предназначена для обработки массивов данных в устройствах распознавания на базе матричных или систолических процессоров.The homogeneous structure cell relates to computer engineering and is intended for data array processing in recognition device based on array or systolic processors