4 research outputs found

    Архитектурно-структурная организация компьютерных средств класса “процессор-в-памяти”

    Get PDF
    Предложен новый тип архитектуры класса “процессор-в-памяти”, обладающий высокой производительностью за счет динамической настройки ресурсов и эффективного использования процессоров. Это достигается путем выбора ведущих процессоров системы, количества процессоров, распределенных по массиву памяти, оптимальной разрядности обрабатываемых данных и др.Запропоновано новий тип архітектури класу “процесор-в-пам'яті”, що має високу продуктивність за рахунок динамічного настроювання ресурсів і ефективного використання процесорів. Це досягається шляхом вибору провідних процесорів системи; кількості процесорів, розподілених по масиві пам'яті; оптимальної розрядності оброблюваних даних та ін.The new type of architecture of “processor-inmemory” is offered, possessing a high performance due to the run-time tuning of resources and effective use of processors. It is achieved by the choice of leading processors of the system, amounts of the processors up-diffused on the array of memory, the optimum processed data and etc

    Energy/Performance Design of Memory Hierarchies for Processor-in-Memory Chips

    No full text
    Merging processors and memory into a single chip has the well-known benefits of allowing high-bandwidth and low-latency communication between processor and memory, and reducing energy consumption. As a result, many different systems based o
    corecore