1 research outputs found

    Estudio de Arquitecturas VLSI de la etapa de predicci贸n de la compensaci贸n de movimiento, para compresi贸n de im谩genes y video con Algoritmos full-search. Aplicaci贸n al est谩ndar H.264/AVC

    Full text link
    En esta tesis doctoral se presenta el dise帽o y realizaci贸n de arquitecturas VLSI de estimaci贸n de movimiento, en sus versiones de pixeles enteros y fraccionarios, para la etapa de predicci贸n de la compensaci贸n de movimiento del est谩ndar de codificaci贸n de video H.264/AVC. Las arquitecturas propuestas son estructuras de procesamiento pipeline-paralelas con alta eficiencia en su data_path y una administraci贸n optima de la memoria. Utilizando el algoritmo full-search block matching, los dise帽os cumplen los requerimientos de tama帽o de bloque variable y resoluci贸n de 录 de p铆xel del est谩ndar con m谩xima calidad. Los estimadores de movimiento combinan las caracter铆sticas de las arquitecturas consideradas en el estado del arte junto con la aplicaci贸n de nuevos esquemas y algoritmos hardware, en el proceso de codificaci贸n del componente luma de la se帽al de video. Dise帽adas como coprocesadores de aceleraci贸n hardware para procesadores de 32 bits, las arquitecturas que se presentan han sido simuladas y sintetizadas para FPGA Virtex-4 de Xilinx, utilizando el lenguaje de descripci贸n de hardware VHDL.Mora Campos, A. (2008). Estudio de Arquitecturas VLSI de la etapa de predicci贸n de la compensaci贸n de movimiento, para compresi贸n de im谩genes y video con Algoritmos full-search. Aplicaci贸n al est谩ndar H.264/AVC [Tesis doctoral no publicada]. Universitat Polit猫cnica de Val猫ncia. https://doi.org/10.4995/Thesis/10251/3446Palanci
    corecore