2 research outputs found

    Повнофункціональна побітова потокова арифметика зі зменшеними витратами обладнання

    Get PDF
    Побітова потокова обробка у двійковій системі числення є одним з напрямів вирішення проблеми інформаційних зв’язків у цифровій техніці. Однак вона має обмежену функціональність через неможливість виконання побітового ділення в одному потоці з іншими арифметичними операціями. У монографії пропонується інформаційно-структурний підхід до повнофункціональної організації такої обробки на основі визначення оптимальної за витратами обладнання надлишкової системи числення та розробки у ній потокових методів і пристроїв зі зменшеними витратами обладнання для побітового виконання всіх арифметичних операцій

    A Fully Self-Timed Bit-Serial Pipeline Architecture for Embedded Systems

    No full text
    Area minimization, low power and high performance are objectives to be reached in chip design. Bit-serial architecture offers a great advantage in comparison with bit-parallel architectures as regards area minimization. One field of application of such an architecture is e.g. signal processing in terms of digital filters or digital controllers. These algorithms may be realized in hardware by means of the proposed architecture; this requires only small chip area and an equally small number of input and outputs pins, thus reducing the size and the complexity of the printed circuit. The speed of the bit-serial processing is high enough for the application domain in question. E.g., in an electrical motor-current control there are the delays of input/output converters (e.g., A/Ds and D/As) and those resulting from the inertia of the motor
    corecore