Verifikation nachrichtentechnischer Systeme mit Systemsimulation und HW/SW-Cosimulation

Abstract

Der Beitrag zeigt die Erfahrungen beim praktischen Entwurf und bei der Verifikation eines Algorithmus zur Echokompensation und beschreibt dessen Abbildung auf eine Zielarchitektur. Neben der Überprüfung der funktionellen Richtigkeit des Algorithmus stehen bei der Verifikation vor allem Untersuchungen zur benötigten Zahlengenauigkeit und zur erreichbaren Grenzfrequenz im Mittelpunkt. Um einen durchgängigen Designflow zu gewährleisten, haben wir uns bereits bei der Systemverifikation für eine VHDL-Umgebung entschieden. Eine Bibliothek nachrichtentechnischer Standardbaugruppen vereinfachte den Einsatz eines VHDL-Simulators zur Systemsimulation. Zur deutlichen Erhöhung der Effizienz der verwendeten kommerziellen Tools wurden Ergänzungstools entwickelt. Dazu zählen vor allem das Interface des OAK-Debuggers zu VHDL-Simulatoren und das Waveformdisplay ADDA zur Darstellung analoger und digitaler Signalverläufe in einer Simulationsumgebung

    Similar works

    Full text

    thumbnail-image

    Available Versions