thesis

Lineamientos de diseño para la corrección del factor de potencia utilizando la topología Buck en fuentes de alimentación de baja tensión

Abstract

Los dispositivos comúnmente utilizados en entornos industriales, comerciales yresidenciales requieren rectificación para funcionar y operar correctamente. Estosdispositivos, conectados a la red eléctrica, presentan cargas no lineales, causandocaracterísticas de entrada no lineales y la generación de corrientes de línea nosinusoidales. Además, se observa que estas corrientes incluyen componentes defrecuencia múltiplos de la frecuencia de línea, dando lugar a armónicos en la línea.La creciente demanda de estos dispositivos ha acentuado el problema de losarmónicos de corriente, ya que deterioran el factor de potencia del sistema,afectando así el rendimiento de los dispositivos. Por lo tanto, es esencial reducirlos armónicos de corriente de línea para mejorar el factor de potencia del sistema.Esto ha impulsado el desarrollo de circuitos de corrección del factor de potencia.La corrección del factor de potencia (PFC) puede abordarse utilizando dostécnicas: PFC activa y PFC pasiva. En esta tesis, hemos diseñado un circuito decorrección activa del factor de potencia utilizando un convertidor Buck, con elobjetivo de mejorar el factor de potencia. Implementamos el método de control decorriente promedio con un convertidor Buck para evaluar el impacto del correctoractivo del factor de potencia en el factor de potencia. La ventaja de usar elconvertidor Buck en estos circuitos es que se logra una mejor regulación de líneacon un factor de potencia significativo

    Similar works