12 research outputs found

    The implementation of Parallel Convolutional encodes

    No full text

    Method for realizing working mode of block cipher algorithm for WIA-PA security

    No full text
    本发明涉及用于WIA-PA安全的分组密码算法工作模式实现方法,包括以下步骤:设置加密或解密操作类型;设置工作模式及分组输入的长度;加载密钥和初始化向量并设定反馈缓存变量;加载数据输入变量并生成AES-128加/解密的输入x;将待加/解密的输入x进行AES-128加/解密操作,生成输出y;更新反馈缓存变量值;根据操作类型和工作模式生成数据输出变量。本发明既能单独实现分组密法算法的多种工作模式,还能够支持IEEE?802.15.4协议中CCM*模式的加/解密功能和认证功能,能够满足WIA-PA网络的信息安全功能和需求。解决了传统上控制过程复杂、处理器工作负载繁重的弊端

    Implementation of Demodulator for an Analog HART Chip

    No full text
    HART调制解调器芯片以其与微处理器的接口简单、功耗低,被广泛的应用于HART智能仪表中。本文根据HART协议的规范,应用一个带通滤波器和一个比较器来实现HART模拟芯片的解调功能,并且通过了仿真验证,最后布局布线完成整个电路的实现

    Design and Implementation of Medium Redundant Dual-network POWERLINK Communication Systems

    No full text
    The medium redundancy is achieved thanks to two different physical networks. Each node shall be linked to both physical networks via a Link Selector. Ethernet data before heading to Media Access Controller, in order to achieve the medium redundancy, there is a Link Selector functional block, it can put three physical networks of the best quality network data to the Media Access Controller. This will ensure the robustness and stability of the physical network. The data delay is only a few microseconds time, does not affect the normal operation of network. All combinations of line and star (or tree) topology are allowed. The line topology will require external hubs or internal hubs with four ports

    Specific processor system structure for high-performance programmable controller and implementation method of dedicated processor system structure

    No full text
    本发明涉及一种高性能可编程控制器专用处理器体系结构及其实现方法,体系结构包括PLC专用指令集处理器、通用处理器,其中PLC专用指令集处理器通过PLC专用集处理器与通用处理器的接口与通用处理器相连;实现方法按照该可编程控制器专用指令集处理器采用四级流水线,包括取指阶段、译码阶段、执行阶段、以及回写阶段。本发明通过设计符合PLC指令特征的PLC专用指令集,减少PLC处理器执行的指令数,加快可编程控制器程序的执行速度,提高了PLC处理器对功能块指令的处理性能

    Processor architecture special for high-performance programmable logic controller (PLC)

    No full text
    本实用新型涉及一种高性能可编程控制器专用处理器体系结构,包括PLC专用指令集处理器、通用处理器,其中PLC专用指令集处理器通过PLC专用集处理器与通用处理器的接口与通用处理器相连;所述PLC专用指令集处理器具有以下结构:指令存储器、指令计数器、指令寄存器、指令译码器、控制单元、功能块单元、功能块寄存器组、数据存储器、寄存器组、位处理器、跳转调用指令及存取指令处理单元、I\O数据存储器、状态寄存器,本实用新型通过设计符合PLC指令特征的PLC专用指令集,减少PLC处理器执行的指令数,加快可编程控制器程序的执行速度,提高了PLC处理器对功能块指令的处理性能

    High-speed and high-precision digital pulse generating circuit and pulse generating method

    No full text
    本发明涉及一种高速高精度数字脉冲发生电路及脉冲发生方法,利用此数字电路可以生成可编程参考脉冲和可变脉冲的序列,以精确的定时步长调整各脉冲序列中的脉冲宽度和脉冲序列之间的相位偏移。此电路拥有定时步长自动校准功能,能够适应大范围的温度变化和供电电源的变化的影响。它由系统时钟输入电路、寄存器控制电路、系统时钟脉冲定时器电路、环路振荡器脉冲定时电路、逻辑单元延迟脉冲定时电路和脉冲输出电路构成,具有高速和高精度特点,生成电路采用全数字实现,性价比高,可用于电子测量、半导体测试、雷达控制和高精度工业测控领域。</p

    基于IEEE802-15-4标准的安全服务协处理器的实现方法

    No full text
    本发明涉及基于IEEE802‑15‑4标准的安全服务协处理器的实现方法,通过硬件自动地对报文进行加解密和认证操作,实现数据保密性和数据真实性安全服务,包括以下步骤:将安全服务协处理器自顶向下分为CCM*层、Block Cipher Mode层和AES‑128层;所述CCM*层用于实现CCM*模式;对原始报文进行加密及认证,或者对接收到的报文进行解密及校验;所述Block Cipher Mode层用于实现分组密码工作模式;将CCM*层输出的数据块经加密或解密操作后返回至CCM*层;所述AES‑128层用于实现AES加密和解密;将Block Cipher Mode层输出的128‑bit数据经加密或解密操作后返回至Block Cipher Mode层。本发明既能单独实现多种分组密法算法工作模式,还能够实现IEEE 802.15.4标准中CCM*模式的加解密功能和认证功能,能够满足无线传感器网络的信息安全功能和需求。解决了传统上控制过程复杂、处理器工作负载繁重的弊端

    A Multiple-Input Nyquist Folding Receiver Architecture for Low SNR Wideband Spectrum Sensing

    No full text
    The ever increasing demand of communication makes the spectrum more crowded, and thus the Cognitive Radio (CR) emerged as a potential effective scheme to increase the utilization of spectrum. Sub-Nyquist sampling based CR can greatly reduce the sampling rate than those Nyquist sampling based schemes for wideband spectrum sensing. But existing single node sub-Nyquist sampling schmes seldom use spatial diversity and show poor recovery and detection performance in low Signal to Noise Ratio (SNR) condition. NYquist Folding Receiver (NYFR) as one of effective sub-Nyquist sampling schemes exhibits a lower system working frequency than most other schemes, but it is greatly effectted by noise. In this paper, we first investigate the property that the Additive White Gaussian Noise (AWGN) after sub-Nyquist sampling by NYFR is still the AWGN, then, we propose a Multiple Input NYquist Folding Receiver (MI-NYFR) scheme by using the noise white-keeping property and spatial diversity. The proposed scheme is tested respectively in denoising and detection respects in AWGN channel. Simulation results show that the proposed MI-NYFR exhibits good noise robustness and high detection probability very well in low SNR condition.</p

    应用于WIA-PA协议的安全协处理器的实现方法

    No full text
    本发明涉及应用于WIA-PA协议的安全协处理器的实现方法,通过硬件自动实现报文的加解密和认证,包括以下步骤:将安全协处理器自顶向下分为CCM*层、Block?Cipher?Mode层和AES-128层;所述CCM*层用于实现CCM*操作模式;将报文经数据保密和数据认证后得到加解密后的报文输出;所述Block?Cipher?Mode层用于实现分组密码工作模式;将CCM*层输出的数据块经加解密后返回至CCM*层;所述AES-128层用于实现AES加密和解密;将Block?Cipher?Mode层的128bit经加解密后返回至Block?Cipher?Mode层。本发明既能单独实现分组密法算法的多种工作模式,还能够支持IEEE?802.15.4协议中CCM*模式的加/解密功能和认证功能,能够满足WIA-PA网络的信息安全功能和需求。解决了传统上控制过程复杂、处理器工作负载繁重的弊端
    corecore