36 research outputs found

    The effects of diet and feeding techniques on growth factors and meat quality of common carp (Cyprinus carpio)

    Get PDF
    The study was conducted for 134 days. Common carp fry (60g ± 0.3g) were fed using two different diets containing only plant protein sources, without any animal protein inclusions. Diets were administered by two different methods: an automatic band feeder (diet 28/7 F and 28/15 F) for 12 hours a day (9.00 a.m. – 9.00 p.m.) and by hand (diet 28/7 H and 28/15 H) once a day (at 9 am). Weight, Specific Growth Rate (SGR), Protein Efficiency Ratio (PER), Fat Retention Index (FR) and Protein Retention Index (PR) were statistically higher in fish fed with the automatic feeder. On the contrary, the value of FCR was statistically higher in fish fed by hand. Diet composition did not have significant influence on growth performance. Survival rate was not statistically different among groups (85-96%). There was no significant effect of feeding method or diet on meat quality, such as color and fat content

    Protection of conditional Access services provided by electronic means under the criminal law

    No full text
    Przedstawiono karnoprawne oraz karnoadministracyjne aspekty odpowiedzialności z tytułu naruszenia uprawnień przedsiębiorców świadczących drogą elektroniczną usługi oparte lub polegające na dostępie warunkowym, w świetle obowiązującego prawodawstwa krajowego oraz unijnego. Wyjaśniono w szczególności pojęcie usług chronionych oraz zakres odpowiedzialności z tytułu świadczenia usług niedozwolonych oraz posiadania, używania, wytwarzania i wprowadzania do obrotu tzw. urządzeń niedozwolonych, tj. sprzętu lub oprogramowania zaprojektowanego lub przystosowanego do korzystania z usług chronionych bez uprzedniego upoważnienia usługodawcy.This article presents criminal and administrative aspects of liability for the breach of rights of undertakings providing services based on or consisting in conditional access in the light of current national and EU law. In particular, the concept of protected services as well as the scope of liability for providing prohibited services and for having, using, producing and placing on the market of the so called prohibited devices, i.e. equipment or software designed or adapted in order to use protected services without the service provider's prior authorization, have been explained

    Punishablity for spam under the Polish legal system

    No full text
    Artykuł poświęcony jest spammingowi (tj. przesyłaniu niezamówionej informacji handlowej) oraz środkom jego zwalczania w polskim prawie, które uznaje go za wykroczenie oraz delikt administracyjny podlegający karze pieniężnej nakładanej przez Prezesa Urzędu Ochrony Konkurencji i Konsumentów. Przedstawiono w nim również założenia projektu nowelizacji Prawa telekomunikacyjnego z 2004 r. przyznającego Prezesowi Urzędu Komunikacji Elektronicznej kompetencje w zakresie przeciwdziałania temu zjawisku. Polskie rozwiązania w tym zakresie wydają się dolegliwe finansowo, ale istotne jest także wykorzystanie narzędzi informatycznych identyfikujących źródła spamu i tworzących bariery uniemożliwiające jego rozpowszechnianie.The paper discusses a concept of spamming and selected anti-spam remedies in the Polish legal system. Spam shall be recognized as information which is: delivered by e-mail to a defined recipient; unsolicited; predominately of commercial, but also of political, ideological or other nature; sent in order to acquire specific personal and financial benefits (Section 2). Other forms of internet crimes similar to spamming include spamindexing, spimming, phishing and pharming (Section 3). According to the Polish law spam is treated as an offence subject to a fine (the Act on providing e-services of 2002, the Act of combating unfair market practices of 2007 ) and as an administrative tort subject to financial penalty in the maximum amount of 10% of the undertaking's income (Act on competition and consumer protection of 2007) imposed by the President of the Office of Competition and Consumer Protection (Section 4). The study also includes some of the guidelines for the amendment of the Telecommunications law of 2004 (providing for a number of powers to be granted to the President of the Office of Electronic Communications in the scope of spam prevention, including the right to impose financial penalties in the amount from 100 to 100 000 PLN on the spam sender (Section 5). The remedies against spam available under the Polish legislation shall be regarded as burdensome, especially in the case of financial consequences of an administrative financial penalty. However, as the mentioned remedies are dispersed over a number of normative acts they are to some degree incoherent. In the battle with spam it is extremely important to use relevant information and technological tools that prevent the spread of spam and also to promote appropriate rules of conduct in the Internet network (e.g. ethical codes)

    Certain aspects of cyberterterrorism

    No full text
    Artykuł został poświęcony wybranym aspektom zjawiska cyberterroryzmu, które towarzyszy współczesnemu rozwojowi techniki, opartemu w znacznej mierze na teleinformatycznych narzędziach wymiany informacji i towarów. Wyjaśniono pojęcie cyberprzestrzeni oraz omówiono istotę cyberterroryzmu jako formy cyberprzestępczości o charakterze terrorystycznym. Przedstawiono ponadto zidentyfikowane obecnie formy działalności przestępczej i terrorystycznej w cyberprzestrzeni, a także wybrane regulacje polskiego systemu prawnego służące jej zwalczaniu.The article concerns certain aspects of cyberterrorism, a phenomenon accompanying contemporary technological progress based to a significant extent on electronic means for exchange of information and goods. In particular, it explains the concept of cyberspace and describes the essence of cyberterrorism as a form of cybercrime of terrorist nature. In addition, currently identified forms of crime and terrorist activities in cyberspace are presented together with selected Polish regulations targeted against this kind of activity

    Ulepszony szybki konwerter z systemu resztowego do systemu binarnego oparty na chińskim twierdzeniu o resztach

    No full text
    A new high-speed residue-to-binary converter for five bit moduli based on the Chinese Remainder Theorem is presented. The orthogonal projections are computed by mapping using five-variable logic functions. The sum of projections is calculated using the Wallace tree. The output carry-save representation is partitioned into four segments in such a way that the sum of the numbers represented by the low-order segments does not exceed the Residue Number System (RNS) range M. The bits of the high-order segments are compressed by the small carry-propagate adder that in effect diminishes the size of the modulo M generator used to reduce the number represented by the high-order segments. The obtained sum is smaller than 2M, thus the effective two-operand final modulo M adder can be used. The proposed converter can be pipelined on the full-adder level.Zaprezentowano nową architekturę konwertera z systemu resztowego do systemu binarnego dla modułów 5-bitowych opartą na chińskim twierdzeniu o resztach. Projekcje ortogonalne określane są poprzez odczyt z pamięci ich obliczonych wartości. Pamięć symulowana jest poprzez użycie funkcji logicznych o liczbie zmiennych równej bitowej długości modułu. Suma projekcji obliczana jest przy użyciu sumatora wielooperandowego opartego na drzewie Wallace'a. Wyjściowe wektory sumy i przeniesienia są dzielone na cztery segmenty w taki sposób, że suma liczb reprezentowanych przez bity o młodszych wagach nie przekracza zakresu liczbowego systemu resztowego, M. Bity należące do segmentów o starszych wagach są dodawane w niewielkim sumatorze, co w efekcie umożliwia znaczne zmniejszenie rozmiaru generatora stosowanego do redukcji modulo M liczby reprezentowanej przez te bity. Suma otrzymana po zsumowaniu liczby reprezentowanej przez segmenty o młodszych wagach i zredukowanej liczby reprezentowanej przez segmenty starszych wagach nie przekracza 2M, co umożliwia zastosowanie efektywnego sumatora końcowego modulo M. Konwerter w proponowanej konfiguracji może pracować potokowo na poziomie pełnego sumatora

    Efektywna konwersja liczb z systemu resztowego do systemu wagowego z uzyciem chińskiego twierdzenia o resztach

    No full text
    The residue-to-binary conversion is the key operation in all digital signal processing applications that use the Residue Number System (RNS). In this work a new conversion technique based on the Chinese Remainder Theorem (CRT) for 5- and 6-bit moduli is proposed. It is especially suited for the realization with the use of binary arithmetic. the specific property of the realization with the use of binary arithmetic. The specific property of the technique is a way of calculation of the excess factor r in the CRT formula that makes possible, under certain conditions, the reduction of processed numbers from the range [0,nM) to [0,2M) where "M" is the product of moduli. This is done by replacing the calculation of "r" by the computation of the result of division of the sum of projections by a power of 2 close to M. Such approach allows for very effective hardware realization of the converter. Only small ROM`s and standard binary adders are required. Moreover, the pipelining on the Full-Adder (FA) level possible.Konwersja liczb z systemu resztowego do systemu binarnego jest podstawową operacją we wszystkich układach cyfrowego przetwarzania sygnałów, które wykorzystują system resztowy. W niniejszej pracy zaproponowano nowa metodę konwersji opartą o chinskie twierdzenie o resztach dla modułów 5- i 6-bitowych. Specyficzną cechą nowej metody jest sposób obliczania tzw. współczynnika pomiaru "r" w formule chińskiego twierdzenia o resztach, co umożliwia pod pewnymi warunkami, redukcję przetwarzanych liczb z zakresu [0,nM) do [0,2M). Jest to realizowane poprzez zastąpienie obliczania "r" obliczaniem rB, gdzie M jest potęgą liczby 2 bliska M. Takie podejście pozwala na bardzo efektywną sprzętową realizację konwertora. Konieczne są tylko małe pamięci typu ROM i standardowe sumatory binarne. ponadto możliwa jest realizacja potokowa z częstotliwością ograniczoną opóźnieniem sumatora 1-bitowego

    Internet system for supply and temperature control in server rooms

    No full text
    The paper presents an internet system to manage 230 V electric devices in computer server rooms. The system is realized as the power strip connected to one of servers through the USB port. The system allows for the real-time temperature measurement and provides the maintenance-free operation. Moreover, it allows to turn on or off the connected devices using information from temperature sensors. Also it is possible to turn on or off every single socket disregarding temperature. The user communicates with the system through the web browser, and no dedicated software is required on the client side. The system has been installed and verified experimentally

    High level synthesis in FPGA of TCS/RNS converter

    No full text
    The work presents the design process of the TCS/RNS (two's complement–to– residue) converter in Xilinx FPGA with the use of HLS approach. This new approach allows for the design of dedicated FPGA circuits using high level languages such as C++ language. Such approach replaces, to some extent, much more tedious design with VHDL or Verilog and facilitates the design process. The algorithm realized by the given hardware circuit is represented as the program in C++. The performed design experiments had to show whether the obtained structures of TCS/RNS converter are acceptable with respect to speed and hardware complexity. The other aim of the work was to examine whether it is enough to write the program in C++ with the use of basic arithmetic operators or bit–level description is necessary. Finally, we present the discussion of results of the TCS/RNS converter design in Xilinx Vivado HLS environment

    Remote current measurement with FPGA digital processing

    No full text
    The work presents an implementation of a modular measurement and control system that controls variants of mains supply of 230V electrical equipment. The system allows to supervise power consumption in the office electronic equipment. The system detects the instant of the reduced power consumption by a device and makes possible its switch-off in order to reduce energy cost. The current is measured with integrated current/voltage converters. The customized hardware has been built for the distributed acquisition system that includes: the data sending module with wireless transmission using ZigBee standard between the measurement point and monitoring point and switching devices. The measurement module was implemented using Altera FPGA

    Computation of magnitude of complex number in FPGA using cordic

    No full text
    W pracy przedstawiono obliczanie modułu liczb zespolonych z użyciem zmodyfikowanej wersji algorytmu CORDIC przy zastosowaniu pięciu stopni iteracyjnych. Zaprezentowano zależność wielkości błędu od liczby stopni algorytmu CORDIC dla arytmetyki zmiennoprzecinkowej jak również zbadano wpływ użycia arytmetyki całkowitej. Zaproponowana modyfikacja algorytmu CORDIC dla arytmetyki całkowitej polega na wprowadzeniu korekcji po zakończeniu podstawowych obliczeń w celu zmniejszenia maksymalnego błędu. Wartość korekcji jest ustalana na podstawie stosunku współrzędnych uzyskanych po piątym stopniu iteracyjnym. Korekcja pozwala na około dwukrotną redukcję błędu maksymalnego. W pracy pokazano też przykładową architekturę układu realizującego zmodyfikowany algorytm w układzie FPGA.The work presents computation of the magnitude of complex numbers with a modified version of the CORDIC algorithm using five iteration steps. A relationship between the error and the number of CORDIC iterations for floating point arithmetic was examined as well as the impact of using the integer arithmetic. The proposed modification of the algorithm for integer arithmetic relies upon the introduction of a correction after performing the assumed number CORDIC iterations The correction value is established upon the approximate quotient of coordinates obtained after the fifth iteration step. Such correction allows to reduce the maximum error approximately by half. The architecture implementing the algorithm in the FPGA is also shown
    corecore