2 research outputs found

    A frequency agile switched delay line slow-wave

    Get PDF
    A mm-wave BiCMOS back-end metallization switched delay line frequency agile filter is presented. Miniaturization of the delay lines is achieved by using slow-wave propagation modes on shielded CPWs, with a standard BiCMOS process transistors used as on-chip switching elements. A first-order filter is presented, with simulation results indicating one transmission band at 40.4 GHz of 22.8 % relative bandwidth and insertion loss of –12.25 dB, with the other transmission band at 47.55 GHz with a 23.79 % relative bandwidth and insertion loss of –13.66 dB. Both bands feature below -15 dB input reflection loss. The paper further establishes the potential for shielded CPW transmission lines for the design of complex passive devices on the back-end metallization of various semiconductor technologies.Paper presented at the 23th Conference on Radioelektronika 2013, April 16-17, Pardubice, Czech Republic.http://ieeexplore.ieee.org/xpl/mostRecentIssue.jsp?punumber=6524966hb201

    Estimation à haut-niveau des dégradations temporelles dans les processeurs (méthodologie et mise en oeuvre logicielle)

    Get PDF
    Actuellement, les circuits numériques nécessitent d'être de plus en plus performants. Aussi, les produits doivent être conçus le plus rapidement possible afin de gagner les précieuses parts de marché. Les méthodes rapides de conception et l'utilisation de MPSoC ont permis de satisfaire à ces exigences, mais sans tenir compte précisément de l'impact du vieillissement des circuits sur la conception. Or les MPSoC utilisent les technologies de fabrication les plus récentes et sont de plus en plus soumis aux défaillances matérielles. De nos jours, les principaux mécanismes de défaillance observés dans les transistors des MPSoC sont le HCI et le NBTI. Des marges sont alors ajoutées pour que le circuit soit fonctionnel pendant son utilisation, en considérant le cas le plus défavorable pour chaque mécanisme. Ces marges deviennent de plus en plus importantes et diminuent les performances attendues. C'est pourquoi les futures méthodes de conception nécessitent de tenir compte des dégradations matérielles en fonction de l utilisation du circuit. Dans cette thèse, nous proposons une méthode originale pour simuler le vieillissement des MPSoC à haut niveau d'abstraction. Cette méthode s'applique lors de la conception du système c.-à-d. entre l'étape de définition des spécifications et la mise en production. Un modèle empirique permet d'estimer les dégradations temporelles en fin de vie d'un circuit. Un exemple d'application est donné pour un processeur embarqué et les résultats pour un ensemble d'applications sont reportés. La solution proposée permet d'explorer différentes configurations d'une architecture MPSoC pour comparer le vieillissement. Aussi, l'application la plus sévère pour le vieillissement peut être identifiée.Nowadays, more and more performance is expected from digital circuits. What s more, the market requires fast conception methods, in order to propose the newest technology available. Fast conception methods and the utilization of MPSoC have enabled high performance and short time-to-market while taking little attention to aging. However, MPSoC are more and more prone to hardware failures that occur in transistors. Today, the prevailing failure mechanisms in MPSoC are HCI and NBTI. Margins are usually added on new products to avoid failures during execution, by considering worst case scenario for each mechanism. For the newest technology, margins are becoming more and more important and products performance is getting lower and lower. That s why the conception needs to take into account hardware failures according to the execution of software. This thesis propose a new methodology to simulate aging at high level of abstraction, which can be applied to MPSoC. The method can be applied during product conception, between the specification phase and the production. An empirical model is used to estimate slack time at circuit's end of life. A use case is conducted on an embedded processor and degradation results are reported for a set of applications. The solution enables architecture exploration and MPSoC aging can thus be compared. The software with most severe impact on aging can also be determined.BORDEAUX1-Bib.electronique (335229901) / SudocSudocFranceF
    corecore