文章编号:1001-9081(2013)02-0450-05

doi: 10. 3724/SP. J. 1087. 2013. 00450

# 可重构的串行高级加密标准加解密电路设计

谢惠敏1,郭东辉1,2\*

(1. 厦门大学 电子工程系, 福建 厦门 361005; 2. 福建省集成电路设计工程技术研究中心, 福建 厦门 361005) (\* 通信作者电子邮箱 dhguo@ xmu. edu. cn)

摘 要:为了进一步提高高级加密标准(AES)算法在现场可编程门阵列(FPCA)上的硬件资源使用效率,提出一种可支持密钥长度128/192/256位串行 AES 加解密电路的实现方案。该设计采用复合域变换实现字节乘法求逆,同时实现列混合与逆列混合的资源共享以及三种 AES 算法密钥扩展共享。该电路在 Xilinx Virtex-V系列的 FPGA 上实现,硬件资源消耗为1871 slice、4 RAM。结果表明,在最高工作频率173.904 MHz 时,密钥长度128/192/256 位 AES 加解密吞吐率分别可达2119/1780/1534 Mb • s<sup>-1</sup>。该设计吞吐率/硬件资源比值较高,且适用支持千兆以太网。

关键词:高级加密标准;现场可编程门阵列;密钥扩展;加密;解密

中图分类号: TN402; TP309 文献标志码: A

## Reconfigurable serial AES encryption and decryption circuit design

XIE Huimin, GUO Donghui

Department of Electronic Engineering, Xiamen University, Xiamen Fujian 361005, China;
 Fujian IC R&D Engineering Center, Xiamen Fujian 361005, China)

Abstract: To improve the efficiency of hardware resources of the Advanced Encryption Standard (AES) algorithm on the Field Programmable Gate Array (FPGA), an implementation method of serial AES circuit that could perform both encryption and decryption with 128/192/256 bit key options was proposed. The design computed byte multiplication inverse in composite field transform, integrated MixColumn and InvMixColumn circuits, and fused three kinds of key expansion algorithms at the same time. The design was implemented in Xilinx FPGA Virtex–V and the consumption of hardware resources was 1871 slices, 4 block RAM. The results show that the throughput can be up to 2119/1780/1534 Mb  $\cdot$  s<sup>-1</sup> for 128/192/256 bit key length while the maximum frequency is 173.904 MHz. The design achieves high throughput/hardware resource ratio and can be applied to the Gigabit Ethernet.

Key words: Advanced Encryption Standard (AES); Field Programmable Gate Array (FPGA); key-expansion; encryption; decryption

## 0 引言

随着开放环境中传输敏感数据量的迅速增长,数据加密 越来越重要。高级加密标准(Advanced Encryption Standard, AES) 是美国国家标准技术研究所(National Institute of Standards and Technology NIST)于2001年11月26日发布的 对称数据加密算法,采用了 Rijndael算法。它作为新一代数 据加密标准,广泛应用于网络协议安全、无线局域网、自动取 款机等领域<sup>[1-2]</sup>。

AES 根据不同的密钥长度分为 AES-128、AES-192、AES-256。到目前为止,已经有许多关于 AES 实现方法的研究。 文献[3]采用流水设计实现了 AES-128 加密电路,使用 RAM 来存储 S-box 值,具有高达 34 Gb/s 的吞吐率,但用的硬件资 源多达 2 389 slice、200 RAM。Hammad 等<sup>[4]</sup>同样采用了流水 结构,具有高达 39 Gb/s 的吞吐率,硬件资源消耗多达 10 662 slice。可以看出,虽然流水结构实现了高吞吐率,但是 面积和功耗相对较大,而且对于千兆以太网的应用,所达到的 吞吐率又远远超过实际所需要。文献[5-7]实现了 AES-128 加解密电路,但不能兼容三种密钥长度的加解密。可重构 AES 在无需改变硬件条件下,可以根据不同的应用需求,灵活 选择不同的密钥长度进行加密和解密。Sever 等<sup>[8]</sup>提出了兼 容密钥长度 128/192/256 位 AES 电路算法实现,但没有对加 密和解密过程进行整合,吞吐率/面积不具备优势。可重构 AES 设计面临的主要问题是如何以较小硬件资源消耗实现可 重构,因此对可重构 AES 的研究很有现实意义。

本文在分析以上资料的基础上,采用非流水结构实现了 可重构的 AES-128/192/256 的加解密电路,提出一种新的密 钥扩展实现方案,缩短密钥扩展的关键路径,提高了最大吞吐 率;采用 RAM 来存储密钥扩展生成的轮密钥,更有利于加解 密过程中轮密钥的直接读取。相比于 Sever 等<sup>[8]</sup> 的电路实 现,本文等效硬件资源减少了 59%,同时吞吐率提高了 21%~26%;相比于 Chen 等<sup>[9]</sup> 的实现,本文所用硬件资源节 省相当,但加密吞吐率提高了3倍左右,解密吞吐率提高了6 倍左右。

### 1 AES 架构

AES 采用了 Rijndael 算法 数据固定分组长度为 128 位, 密钥长度和轮数可变,根据不同的密钥长度,AES-128/192/ 256 分别需要 10/12/14 轮。如图 1(a) 所示 加密者对明文进 行以 128 位为单位分组  $P = P_0 P_1 \cdots P_n$ 。每个明文分组加密后 生成 128 位密文流  $C = C_0 C_1 \cdots C_n$ 。同样的 解密者用相同的初 始密钥 将密文  $C = C_0 C_1 \cdots C_n$  解密得到明文  $P = P_0 P_1 \cdots P_n$ 。

收稿日期:2012-08-15;修回日期:2012-09-10。

作者简介:谢惠敏(1988 –),女 福建厦门人,硕士研究生,主要研究方向:集成电路设计、密码学; 郭东辉(1967 –),男,福建莆田人,教授,博士研究生,主要研究方向:人工智能、网络通信、集成电路设计。

128 位的明文、密文和中间状态都用一个4×4字节状态数组 矩阵来进行处理。

如果加密和解密过程由两个电路分开实现,这将会占用 较大的硬件资源<sup>[3]</sup>。为了节省硬件资源消耗,在本文设计 中,AES 加解密算法流程如图 1(b)所示,它们有相同的数据 操作流程。明文加密过程由轮密钥加、字节替换、行变换和列 混合变换构成,最后一轮略有不同,不包含列混合变换变换。 相应的密文解密过程由轮密钥加、逆字节替换、逆行变换和逆 列混合变换构成,最后一轮不包含逆列混合变换变换。轮密 钥 key<sub>0</sub> ~ key<sub>i</sub> 由 AES 算法的密钥扩展基于原始密钥计算产 生。需要注意的是:在解密过程中,除去首轮和最后一轮,从 RAM 中取出的轮密钥需要先经进行逆列混合运算。



2 各个模块设计

在每一轮加密操作中,字节替换和行移位共需要一个时钟周期,列混合和轮密钥加共需要一个时钟周期。因此包括 首轮的轮密钥加,AES-128/192/256加密分别需要21/25/29 个时钟周期。解密过程与加密过程有相同的数据流程,所需 时钟周期跟加密过程一样。

2.1 字节替换和逆字节替换

字节替换和逆字节替换为非线性变换,常见方法有查找 表替代法,但这种方法会占用大量的硬件资源。目前已经有 很多关于 S 盒实现方法的研究<sup>[10-13]</sup>,已经证实基于复合域变 换的实现方案能够降低硬件资源消耗。 1) 字节替换。

 ①状态矩阵上每个字节,取它在有限域 *GF*(2<sup>8</sup>) 上的乘 法逆来代替;

## ②把上一步得出的字节值再进行如下仿射变换:

| $y_0$      |   | Γ1    | 0 | 0 | 0 | 1 | 1 | 1 | 1  | 1 | $x_0$                 |   | ך 1 ק        |     |
|------------|---|-------|---|---|---|---|---|---|----|---|-----------------------|---|--------------|-----|
| $y_1$      |   | 1     | 1 | 0 | 0 | 0 | 1 | 1 | 1  |   | $x_1$                 |   | 1            |     |
| $y_2$      |   | 1     | 1 | 1 | 0 | 0 | 0 | 1 | 1  |   | <i>x</i> <sub>2</sub> |   | 0            |     |
| $y_3$      | _ | 1     | 1 | 1 | 1 | 0 | 0 | 0 | 1  |   | <i>x</i> <sub>3</sub> |   | 0            | (1) |
| $y_4$      | - | 1     | 1 | 1 | 1 | 1 | 0 | 0 | 0  |   | <i>x</i> <sub>4</sub> | ľ | 0            | (1) |
| <i>Y</i> 5 |   | 0     | 1 | 1 | 1 | 1 | 1 | 0 | 0  |   | $x_5$                 |   | 1            |     |
| $\gamma_6$ |   | 0     | 0 | 1 | 1 | 1 | 1 | 1 | 0  |   | $x_6$                 |   | 1            |     |
|            |   | $L_0$ | 0 | 0 | 1 | 1 | 1 | 1 | 1- |   | $\lfloor_{x_{-}}$     |   | $\Gamma^{0}$ |     |
| , ,        |   |       |   |   |   |   |   |   |    |   | 201                   |   |              |     |

2) 逆字节替换。

①先进行如下逆仿射变换:

|                       |   |       |   |   |   |   |   |   |    |  | <b>-</b> -            |   |                  |     |
|-----------------------|---|-------|---|---|---|---|---|---|----|--|-----------------------|---|------------------|-----|
| <i>x</i> <sub>0</sub> |   | ٥٦    | 0 | 1 | 0 | 0 | 1 | 0 | 1- |  | $y_0$                 |   | ר1]              |     |
| $x_1$                 |   | 1     | 0 | 0 | 1 | 0 | 0 | 1 | 0  |  | $y_1$                 |   | 0                |     |
| <i>x</i> <sub>2</sub> |   | 0     | 1 | 0 | 0 | 1 | 0 | 0 | 1  |  | <i>Y</i> <sub>2</sub> |   | 1                |     |
| <i>x</i> <sub>3</sub> | _ | 1     | 0 | 1 | 0 | 0 | 1 | 0 | 0  |  | <i>y</i> <sub>3</sub> | + | 0                | (2) |
| $x_4$                 |   | 0     | 1 | 0 | 1 | 0 | 0 | 1 | 0  |  | <i>y</i> <sub>4</sub> | ľ | 0                | (2) |
| $x_5$                 |   | 0     | 0 | 1 | 0 | 1 | 0 | 0 | 1  |  | <i>y</i> <sub>5</sub> |   | 0                |     |
| $x_6$                 |   | 1     | 0 | 0 | 1 | 0 | 1 | 0 | 0  |  | <i>y</i> <sub>6</sub> |   | 0                |     |
| - r_                  |   | $L^0$ | 1 | 0 | 0 | 1 | 0 | 1 | 0- |  | $L_{v_{-}}$           |   | r <sup>0</sup> 1 |     |

②然后再对得到的每个字节取 GF(2<sup>8</sup>) 上的乘法逆。

3) 基于复合域变换的乘法求逆。

通过复合域 *GF*((2<sup>4</sup>)<sup>2</sup>)上的字节求逆代替 *GF*(2<sup>8</sup>)上的 字节求逆来达到减少了硬件资源消耗的目的。下面介绍具体 实现过程:

①*GF*( $2^{8}$ ) 上每个元素通过同构线性变换 *T* 函数可转化 为复合域上 *GF*( $(2^{4})^{2}$ ) 上的元素 *GF*( $(2^{4})^{2}$ ) 上的元素又可 以表示为系数在 *GF*( $2^{4}$ ) 上的一次多项式 *bx* + *c* 如式(3) 所 示将 *GF*( $2^{8}$ ) 上的元素 *a* 转化到有限域 *GF*( $2^{4}$ ) 上的元素 *b*  $\rho$ 。

|                   | Γ1             | 0 | 1 | 0 | 0 | 0 | 0 | ך0 | $a_7$                  |   | 03                 |    |
|-------------------|----------------|---|---|---|---|---|---|----|------------------------|---|--------------------|----|
|                   | 1              | 0 | 1 | 0 | 1 | 1 | 0 | 0  | $a_6$                  |   | $b_2$              |    |
|                   | 1              | 1 | 0 | 1 | 1 | 0 | 1 | 0  | $a_5$                  |   | $b_1$              |    |
| (h, c) - Ta -     | 0              | 1 | 1 | 1 | 0 | 0 | 0 | 0  | $a_4$                  | _ | $b_0$              |    |
| $(0 \mu) = 1 u =$ | 0              | 0 | 0 | 1 | 0 | 1 | 0 | 0  | a <sub>3</sub>         | - | $c_3$              |    |
|                   | 1              | 0 | 0 | 0 | 0 | 0 | 1 | 0  | $a_2$                  |   | $c_2$              |    |
|                   | 0              | 0 | 0 | 0 | 0 | 1 | 1 | 0  | $a_1$                  |   | $c_1$              |    |
|                   | L <sup>0</sup> | 1 | 1 | 1 | 0 | 0 | 0 | 1  | $\lfloor_{a_0}\rfloor$ | l | - c <sub>0</sub> - |    |
|                   |                |   |   |   |   |   |   |    |                        |   | (3                 | 3) |

② 构建有限域 GF (2<sup>4</sup>) 上二次不可约多项式p(x) =
 x<sup>2</sup> +x +9 利用域 GF(2<sup>4</sup>) 上的加法、乘法和求逆运算 得到域 GF(2<sup>4</sup>) 上元素 b c 的逆元素 p q。

$$\begin{cases} (bx + c)^{-1} = b(9 \times b^{2} + bc + c^{2})^{-1}x + \\ (c + b)(9 \times b^{2} + bc + c^{2})^{-1} \\ p = b(9 \times b^{2} + bc + c^{2})^{-1} \\ q = (c + b)(9 \times b^{2} + bc + c^{2})^{-1} \end{cases}$$
(4)  
③ 将在 GF(2<sup>4</sup>) 上所求的逆元素通过 T<sup>-1</sup>(p q) 线性逆变

换,得到等效的 GF(2<sup>8</sup>) 上乘法逆元素。

ጉ:

$$T^{-1}(p \ q) = \begin{bmatrix} 1 & 0 & 1 & 1 & 0 & 1 & 0 & 0 \\ 1 & 0 & 0 & 1 & 1 & 1 & 1 & 1 & 0 \\ 0 & 0 & 1 & 1 & 0 & 1 & 0 & 0 \\ 1 & 0 & 1 & 1 & 1 & 0 & 1 & 0 \\ 0 & 1 & 1 & 1 & 0 & 0 & 1 & 0 \\ 1 & 0 & 1 & 1 & 0 & 0 & 0 & 1 \\ 0 & 0 & 0 & 1 & 0 & 0 & 0 & 1 \end{bmatrix} \cdot \begin{bmatrix} p_3 \\ p_2 \\ p_1 \\ p_0 \\ q_3 \\ q_2 \\ q_1 \\ q_0 \end{bmatrix} = \begin{bmatrix} a_7 \\ a_6 \\ a_5 \\ a_4 \\ a_3 \\ a_2 \\ a_1 \\ a_0 \end{bmatrix}$$
(5)

4) 字节替换与逆字节替换的统一架构。

字节替换模块的计算单元主要包括字节求逆和仿射变 换,逆字节替换模块的计算单元主要包括字节求逆和逆仿射 变换,在采用上述的基于复合域变换求字节逆算法后,还可以 将字节求逆单元进行硬件资源复用。在采用上述的基于复合 域变换求字节逆算法后,还可以通过加/解信号控制将字节求 逆单元进行硬件资源复用,字节替换和逆字节替的统一架构 包含字节求逆、仿射变换和逆仿射变换,大大地降低了硬件资 源消耗,具体如图2所示。



2.2 行移位和逆行移位

加密时,行移位对状态数组矩阵逐列行进行变换,第一行 到第四行分别左移0~3个字节;解密时,逆行移位对状态数 组矩阵逐列行进行变换,第一行到第四行分别右移0~3个 字节。

#### 2.3 列混合和逆列混合

如图 3 所示,列混合和逆列混合对 128 位状态数组矩阵 分 4 列逐列进行变换。文献 [14] 详细分析了几种列混合和 逆列混合实现方法和硬件资源消耗比较,其中 bothmixcol \_sb 使用硬件资源最少,为 398 LUT。本文在逆列混合的实现过 程中与文献 [14] 有所不同,使用了更少的硬件资源。下面是 具体的分析以及实现。



$$\begin{cases} S_{0,\mathcal{L}} \stackrel{\prime}{=} (2 \times S_{0,\mathcal{L}}) & (3 \times S_{1,\mathcal{L}}) & S_{2,\mathcal{L}} & S_{3,\mathcal{L}} = \\ 2 \times (S_{0,\mathcal{L}} & S_{1,\mathcal{L}}) & (S_{0,\mathcal{L}} & S_{1,\mathcal{L}} & S_{2,\mathcal{L}} \\ S_{3,\mathcal{L}}) & S_{0,\mathcal{L}} \\ \\ S_{1,\mathcal{L}} \stackrel{\prime}{=} (2 \times S_{1,\mathcal{L}}) & (3 \times S_{2,\mathcal{L}}) & S_{0,\mathcal{L}} & S_{3,\mathcal{L}} = \\ 2 \times (S_{1,\mathcal{L}} & S_{2,\mathcal{L}}) & (S_{0,\mathcal{L}} & S_{1,\mathcal{L}} & S_{2,\mathcal{L}} \\ \\ S_{2,\mathcal{L}} \stackrel{\prime}{=} (2 \times S_{2,\mathcal{L}}) & (3 \times S_{3,\mathcal{L}}) & S_{0,\mathcal{L}} & S_{1,\mathcal{L}} = (7) \\ 2 \times (S_{2,\mathcal{L}} & S_{3,\mathcal{L}}) & (S_{0,\mathcal{L}} & S_{1,\mathcal{L}} & S_{2,\mathcal{L}} \\ \\ S_{3,\mathcal{L}} \stackrel{\prime}{=} (2 \times S_{3,\mathcal{L}}) & (3 \times S_{0,\mathcal{L}}) & S_{1,\mathcal{L}} & S_{2,\mathcal{L}} \\ \\ S_{3,\mathcal{L}} \stackrel{\prime}{=} (2 \times S_{3,\mathcal{L}}) & (3 \times S_{0,\mathcal{L}}) & S_{1,\mathcal{L}} & S_{2,\mathcal{L}} = \\ 2 \times (S_{0,\mathcal{L}} & S_{3,\mathcal{L}}) & (S_{0,\mathcal{L}} & S_{1,\mathcal{L}} & S_{2,\mathcal{L}} = \\ 2 \times (S_{0,\mathcal{L}} & S_{3,\mathcal{L}}) & (S_{0,\mathcal{L}} & S_{1,\mathcal{L}} & S_{2,\mathcal{L}} = \\ 2 \times (S_{0,\mathcal{L}} & S_{3,\mathcal{L}}) & (S_{0,\mathcal{L}} & S_{1,\mathcal{L}} & S_{2,\mathcal{L}} = \\ 2 \times (S_{0,\mathcal{L}} & S_{3,\mathcal{L}}) & (S_{0,\mathcal{L}} & S_{1,\mathcal{L}} & S_{2,\mathcal{L}} = \\ S_{3,\mathcal{L}} \stackrel{\prime}{=} (S_{3,\mathcal{L}}) & S_{3,\mathcal{L}} \stackrel{\prime}{=} (S_{3,\mathcal{L}}) & (S_{3,\mathcal{L}} & S_{3,\mathcal{L}}) \\ \end{array} \right)$$

逆列混合变换是列混合变换的逆变换,逆列混合变换如

将式(6)和(8)展开得到式(7)和(9),通过式(7)和(9) 分析发现,列混合和逆列混合可以使用同一套电路结构实现, 具体实现电路如图4所示。实现的电路硬件资源消耗为380 LUT,比文献[14]实现方案减少了4.5%。

2.4 轮密钥加与密钥扩展

轮密钥加操作根据加解密轮数选择轮密钥进行异或运算 加密过程中依次取轮密钥  $key_0 \sim key_r$ ,解密过程中依次取 轮密钥  $key_r \sim key_0$ 。轮密钥基于初始密钥扩展生成 扩展结果 存放在 RAM 中,并在完成之后输出  $key\_ready$  信号。密钥扩 展电路实现如图 5 所示,集成了三种密钥长度的扩展,门控 单元 control 根据不同密钥长度的 AES 加解密模式来选择存 入 RAM 的轮密钥。 $R_1 = R_2$ 为两个 256 位的寄存器,对 AES-128/256 寄存器  $R_1$  用来存储初始密钥或者下一轮密钥计算 结果;对 AES-192 寄存器  $R_2$  [192:0] 用来暂存下一轮的密钥 计算结果。为了减小关键路径,寄存器  $R_{2,7}$ 、 $R_{2,8}$  用来存储字节 替换值;对 AES-128/192/256,低 32 位需要经过字循环和字 节替换,值存在寄存器  $R_{2,7}$ 中;对 AES-256,还需要寄存器  $R_{2,8,0}$ 一次性算好 AES-128/192/256 加解密扩展轮密钥分别 需要 30/27/24 个时钟周期。三种密钥的扩展具体分析如下: 1) AES-128、AES-196 的 Nk 分别为 4 \cs W[i] = ${ W[i - Nk] + W[i - 1], i > Nk 且 i 不是 Nk 的倍数$  ${ W[i - Nk] + T( W[i - 1]), i ≥ Nk 且 i 为 Nk 的整数倍$ AES-256 的 Nk 为 8:W[i] = ${ W[i - Nk] + T( W[i - 1]), i ≥ Nk 且 i 为 Nk 的整数倍$  ${ W[i - Nk] + Subword( W[i - 1]), i ≥ Nk 且 i mod Nk = 4$  ${ W[i - Nk] + W[i - 1], 其他$ 

2) T 函数包括 3 个部分:字循环、字节替换和轮常量异

- 或。
  - ①字循环:
     输入: [d<sub>0</sub> d<sub>1</sub> d<sub>2</sub> d<sub>3</sub>];
     输出: Rotword\_data = [d<sub>0</sub> d<sub>1</sub> d<sub>2</sub> d<sub>3</sub>]。
     ②字节替换:

先进行 GF(2<sup>8</sup>) 上的乘法逆替换 再进行仿射变换。

Inverse\_data = Inverse (Rotword\_data)

|   | 表1 新         | 论常量 |              |
|---|--------------|-----|--------------|
| i | Rcon[i](Hex) | i   | Rcon[i](Hex) |
| 1 | 01 00 00 00  | 6   | 20 00 00 00  |
| 2 | 02 00 00 00  | 7   | 40 00 00 00  |
| 3 | 04 00 00 00  | 8   | 80 00 00 00  |
| 4 | 08 00 00 00  | 9   | 1B 00 00 00  |
| 5 | 10 00 00 00  | 10  | 36 00 00 00  |

*Rcon*[*j*] = (*RC*[*j*] 0 0 0) *RC*[*j*] = 2\* *RC*[*j*-1] 其中 "\*"也是定义在 *GF*(2<sup>8</sup>) 上的乘法。观察表1 发现 *RC*[1] ~ *RC*[8] 可以通过初始值为 8<sup>ch01</sup> 的寄存器循环左移来实现, 从 *RC*[9] ~ *RC*[10] 则可以通过初始值为 8<sup>ch36</sup> 移位寄存器 来实现 在8 次的左移之后变为了 8<sup>ch1B</sup> *RC*[*i*] 在 *GF*(2<sup>8</sup>) 的 实现用简单的移位逻辑实现 具体实现电路如图6 所示。





本文设计已经成功集成到 32 位处理器 Leon2 中,如图 7 所示,AES 通过接口模块作为从设备挂载到 AMBA 高速总线 上 整体电路经 Modlesim 功能仿真正确。以 AES-256 加密为 例,初始密钥 key 为 256<sup>ch</sup> 00000001 00000002 00000003 00000004 00010203 04050607 08090a0b 0c0d0e0f,加密数据 data 为 256<sup>ch</sup> 00000102 0000000E 0000000D 0000000C 0000000B 00000003 0000000A 00000009,仿真结果如图 8 所 示与标准结果 256<sup>ch</sup> DC55916F FDF2ECA4 FF1B3E7E 275B394B 45F01896 C495699F 43435B86 6216F749 相一致。

RC

RC\_reg2

图 6 RC 实现电路

用 Xilinx ISE 10.1 综合工具对电路进行综合仿真并下载 到 Virtex-V FPGA 上 得到结果如表 2 所示。AES 加解密电 路硬件资源消耗为 1 871 slice + 4 RAM,其最高工作频率为 173.904 MHz。对于全流水型 AES,吞吐率等于频率与加解密 分组长度的乘积;对于非流水 AES 密钥扩展一次性算好存储 在 RAM 中,加密解密过程直接从 RAM 中读取,吞吐率的计 算如式(10)所示<sup>[5]</sup>。在最高工作频率下,AES-128/192/256 吞吐率分别可达 2 119/1 780/1 534 Mb • s<sup>-1</sup>。

throughput = blocksize\* frequency/totalclockcycles (10)

为了与其他同类 AES 设计具有可比性,目标器件分别选择了 XCV1000 和 XC2V3000 ,表 3 为本文设计与前期文献方法进行的总结比较。从表中可以看出,相比于文献 [4-5],虽然本文设计的硬件消耗较大,但是在可重构方面,本文设计兼容了三种密钥长度的加密和解密,并且吞吐率有所提高,硬件效率使用更高;相对于文献 [6-7],吞吐率有所提高,而且硬件资源大大减少;相比于文献 [9],虽然硬件资源相当,但是吞吐率得到明显的提高。其中一个 RAM 相当于128 slice<sup>[15]</sup>。

表 2 基于 XC5V110T 仿真结果

|   | 密钥长度 | 密钥扩展周期 | 加解密周期     | 加密数据/位         | Z 硬件资源/slice | 最高频率/MHz | 加解密吞吐率/ | ( Mb • s <sup>-1</sup> ) |
|---|------|--------|-----------|----------------|--------------|----------|---------|--------------------------|
|   | 128  | 30     | 21        |                |              |          | 2 1 1 9 |                          |
|   | 192  | 27     | 25        | $2 \times 128$ | 1 871        | 173.904  | 1 780   |                          |
|   | 256  | 24     | 29        |                |              |          | 1 534   |                          |
|   |      |        |           | 表3             | AES 核性能对比    |          |         |                          |
| 算 | 法    | 设备 E/  | D 硬件资源/sl | ice RAM        | 等效硬件资源/slice | 最高频率/MH  | z 密钥长度  | 吞吐率/(Mb・s                |
|   |      |        |           |                |              |          | ,       | ,                        |

| 异広      | 以留         | E/D | 嗖什页/际/Slice | ITAM | 守XX硬什页你/silce | 取同则平/11112 | 密切大反 | 谷虹平/(MD・S )   |
|---------|------------|-----|-------------|------|---------------|------------|------|---------------|
| 文献[5]算法 | XCV300     | E/D | 2 358       |      | 2 358         | 22         | 128  | 259           |
| 文献[6]算法 | XCV600     | E/D | 1 853       | 20   | 4 4 1 3       | 140.39     | 128  | 352           |
| 文献[7]算法 | XC2V3000   | E/D | 7 617       | _    | 7617          | 75.3       | 128  | 876           |
|         |            |     |             |      |               |            | 128  | 832           |
| 文献[8]算法 | XC2V8000   | E/D | 8 3 7 8     | 4    | 8 890         | 65         | 192  | 693           |
|         |            |     |             |      |               |            | 256  | 594           |
|         |            |     |             |      |               |            | 128  | 681.7/340.85  |
| 文献[9]算法 | XC5VLX110T | E/D | 2 4 2 0     | 0    | 2 4 2 0       | 175.75     | 192  | 576.82/288.41 |
|         |            |     |             |      |               |            | 256  | 499.91/249.96 |
|         | XC2V3000   | E/D | 3 1 4 8     | 4    | 3 660         | 85.39      | 128  | 461           |
| 木立質注    |            |     |             |      |               |            | 128  | 1 041         |
| 平文异広    | XCV1000    | E/D | 3 2 3 0     | 4    | 3 742         | 37.85      | 192  | 874.5         |
|         |            |     |             |      |               |            | 256  | 753.8         |





图 8 AES-256 加密仿真图

# 4 结语

综上所述,本文用 Verilog HDL 硬件描述语言设计实现了 一种支持密钥长度 128/192/256 位的串行 AES 加解密电路, 采用复合域变换实现字节乘法求逆,优化了列混合与逆列混 合的电路共享,并提出了新的三种 AES 算法密钥的扩展共享 实现方法。采用 Virtex-V 系列 FPGA 器件作为算法载体,在 Xilinx ISE10.1 下对系统进行综合、仿真并下载。FPGA 实验 结果表明 本文设计能够根据需要灵活选择密钥长度 满足千 兆以太网的数据交换速率的需求 并且硬件效率高于其他同 类设计。

#### 参考文献:

- Announcing the Advanced Encryption Standard (AES): Federal Information Processing Standards (FIPS) 197 [EB /OL]. (2001 11 26) [2010 09 01]. http://csrc.nist.gov/publications/fips/fips197/fips-197.pdf.
- [2] DAEMEN J, RIJMEN V. 高级加密标准(AES) 算法 Rijndael 的设 计[M]. 谷大武,徐胜波,译. 北京:清华大学出版社,2003.
- [3] ZHANG Y L, WANG X G. Pipelined implementation of AES encryption based on FPGA [C]// 2010 IEEE International Conference on Information Theory and Information Security. Piscataway: IEEE, 2010: 170 – 173.
- [4] HAMMAD I, EL-SANKARY K, EL-MASRY E. High-speed AES encryptor with efficient merging techniques [J]. IEEE Embedded Systems Letters, 2010,2(3): 67 - 71.
- [5] SKLAVOS N, KOUFOPAVLOU O. Architectures and VLSI implementations of the AES-proposal Rijndael [J]. IEEE Transactions on Computers, 2002, 51(12): 1454 – 1459.
- [6] BORKAR A M, KSHIRSAGAR R V, VYAWAHARE M V. FPGA implementation of AES algorithm [C]// The 3rd International Conference on Electronics Computer Technology. Piscataway: IEEE, 2011,3:401-405.

(下转第459页)

的检测。这是因为模块级陷门以整个模块为单位,按照 BIOS 模块的标准格式进行嵌入,改变了 BIOS 文件的模块构成,因 此利用基于模块构成分析的 BIOS 分析工具和本文检测方法 都可以发现模块级陷门的存在。

2) 指令级陷门能够躲避 BIOS 分析工具的检测,却无法躲避本文所提方法的检测。其原因是指令级陷门在 BIOS 现有模块的内部进行修改,并没有改变 BIOS 文件的模块构成,具有更

| E Bocha for Vindows - Display                                                                                                            |  |
|------------------------------------------------------------------------------------------------------------------------------------------|--|
| 直直後於 器名 音琴はってつ                                                                                                                           |  |
| NGA BIDS - Version 2.40<br>Popuright (C) 1990-2080 Elpis Systems, Isc.<br>All rights reserved.                                           |  |
| Licensed for use with bochs, courtesy of MandrakeSoft.                                                                                   |  |
| For information on this or other UGA development products, contact<br>Elpin Systems at: (808) 723-9838 or www.elpin.com                  |  |
| Backs B105 — build: 02/10/11<br>SHevision: 1.257 \$ 584te: 2011/01/26 09:52:02 \$<br>Dytions: apphios pcibles publies eltorite rombios32 |  |
| ata0 master: Generic 1234 ATN-6 Hard-Disk ( 10 MBytes)                                                                                   |  |
| Hook int 19h by fengfeng!                                                                                                                |  |
| PB00:E6F2<br>Fress F12 for boot wenn.                                                                                                    |  |
| Booting from Hard Bisk                                                                                                                   |  |
| LLD boot: _                                                                                                                              |  |
| 1382 + 3rd button maklam wome 385 1827368 + 80 (31) (22) (7 + 9                                                                          |  |

(a) 模块级陷门

| 表5 扌 | 旨令级陷门完整性度量结 | 果 |
|------|-------------|---|
|------|-------------|---|

|                      |            | 完整性度量值           |  |  |  |  |  |  |  |
|----------------------|------------|------------------|--|--|--|--|--|--|--|
| <b>侠</b> 伏石 <b>孙</b> | 原始 BIOS 文件 | 嵌入指令集陷门的 BIOS 文件 |  |  |  |  |  |  |  |
| System BIOS          | 38D450A7   | 38D450A7         |  |  |  |  |  |  |  |
| XGROUP CODE          | 541911B6   | 541911B6         |  |  |  |  |  |  |  |
| ACPI table           | 696EE330   | 696EE330         |  |  |  |  |  |  |  |
| YGROUP ROM           | 59F1B1D0   | 59F1B1D0         |  |  |  |  |  |  |  |
| GROUP ROM [0]        | 31303AC3   | 31303AC3         |  |  |  |  |  |  |  |
| PCI ROM[A]           | 55 A08004  | 6EB5D648         |  |  |  |  |  |  |  |
| Decompression block  | 94146927   | 94146927         |  |  |  |  |  |  |  |
| Boot block           | EF63726E   | EF63726E         |  |  |  |  |  |  |  |

# 5 结语

随着计算机技术的发展,BIOS 安全的重要性日益凸显。 目前,针对 BIOS 的攻击逐渐增多,而 BIOS 安全防护研究还相 对滞后。本文在分析 BIOS 内部结构及代码混淆技术的基础 上研究了 BIOS 陷门的实现原理,提出了 BIOS 陷门检测方 法通过实验验证了检测方法的有效性。下一步的工作重点 是在无法获得原始 BIOS 的情况下,研究如何有效地检测 BIOS 陷门。

#### 参考文献:

[1] 沈昌祥,张焕国,冯登国,等. 信息安全综述[J]. 中国科学 E 辑: 信息科学,2007,37(2):129-150.

- [7] FAN C-P, HWANG J-K. Implementations of high throughput sequential and fully pipelined AES processors on FPGA [C]// IS-PACS 2007: Proceeding of 2007 International Symposium on International Signal Processing and Symposium and Communication Systems. Piscataway: IEEE, 2007, 353 – 356.
- [8] SEVER R, ISMAILGLU A N, TEKMEN Y C, et al. A high speed FPGA implementation of the Rijndael algorithm [C]// DSD 2004: Euromicro Symposium on Digital System Design. Piscataway: IEEE, 2004: 358 – 362.
- [9] CHEN R J, PENG Y C, LAI J L, et al. Architecture design of high efficient and non-memory AES crypto core for WPAN [C]// NSS 09: Third International Conference on Network and System Security. Piscataway: IEEE, 2009: 36 – 43.
- [10] RUDRA A, DUBEY P K, JUTLA C S, et al. Efficient Rijndael encryption implementation with composite field arithmetic [C]// CHES 2001: Proceedings of the Third International Workshop on

高的隐蔽性 因此能够躲避基于模块结构分析的 BIOS 分析工 具的检测。然而 无论指令级陷门如何实现 都会对原始 BIOS 文件进行修改 同样会改变 BIOS 文件的完整性度量值 因此利 用本文所提出的基于完整性度量的检测方法,可以发现指令级 陷门的存在。指令级陷门完整性度量结果如表 5 所示 除 PCI ROM [A]模块外 其余模块的完整性度量值都没有变化,因此 可以判断 PCI ROM [A]模块中嵌入了指令级陷门。

| Elerne for Austowe Display                                                                                                                                                                                                                                                                                                                                                                                |  |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| すうない ひょうしょう しょうしょう しょう |  |
| DAG B105 - Verston 2.40<br>Copyright (C3 1995-2000 Elpin Systems, Inc.<br>All rights reserved.                                                                                                                                                                                                                                                                                                            |  |
| Licensed for use with bocks, courtery of MandrakeSoft.                                                                                                                                                                                                                                                                                                                                                    |  |
| For information on this or other USA development products; contact<br>Elpis Systems at; (800) 723-9838 or waw.slpin.com                                                                                                                                                                                                                                                                                   |  |
| Bechs B103 - bnil4: 02/10/11<br>Becuinen: 1.257 § §Bate: 2011/01/26 09152:02 §<br>Dyttens: japakies pcibics gephics eltorits reakies32                                                                                                                                                                                                                                                                    |  |
| ataB maxter: Generic 1234 ATA-6 Hard-Disk ( 18 MBytes)                                                                                                                                                                                                                                                                                                                                                    |  |
| Flease input the passwordff<br>Holla# You have been attacked by keyboard triggerf                                                                                                                                                                                                                                                                                                                         |  |
| NaMa# You have been attacked by time trigger!                                                                                                                                                                                                                                                                                                                                                             |  |
| Welcome to NOMOS ver. 1.04 PCI by Martin Rehak<br>IMTI3h vector has been booked P0001E3FE -> D000:023E<br>NOMOS has installed virtual RDM FISK drive.                                                                                                                                                                                                                                                     |  |
| THE + 3rd fettors and last motion 181 BEE229 1 197 DATE 197 DEC 197 D                                                                                                                                                                                                                                                                                                                                     |  |

(b) 指令级级陷门

图 5 BIOS 陷门测试结果

- ZIMMER V, ROTHMAN M, HALE R. Beyond BIOS: implementing the unified extensible firmware interface with Intel's framework
   [M]. [S. l. ]: Intel Press, 2006: 2 -9.
- [3] 池亚平,许盛伟,方勇. BIOS 木马机理分析与防护[J]. 计算机工程,2011,37(13):122-124.
- [4] HEASMAN J. Implementing and detecting an ACPI BIOS rootkit [EB/OL]. [2012 - 07 - 10]. http://www.blackhat.com/presentations/bh-europe-06/bh-eu-06-Heasman.pdf.
- [5] HEASMAN J. Implementing and detecting a PCI rootkit [EB/OL]. [2012 - 07 - 10]. http://www.blackhat.com/presentations/bh-dc-07/Heasman/Paper/bh-dc-07-Heasman-WP.pdf.
- [6] ORTEGA A, SACCO A. Persistent BIOS infection [EB/OL]. [2012 -07 - 10]. http://www.coresecurity.com/content/Persistent-Bios-Infection.
- [7] KASPERSKY K. Shellcoder 编程揭秘[M]. 罗爱国,郑艳杰,译. 北京:电子工业出版社,2006:348-376.
- [8] 王爽. 汇编语言[M]. 北京:清华大学出版社,2008.
- [9] 周振柳,刘宝旭,池亚平,等. 计算机 BIOS 安全风险分析与检测 系统研究[J]. 计算机工程,2007,33(16):114-116.
- [10] 王晓箴,刘宝旭,潘林. BIOS 恶意代码实现及其检测系统设计 [J]. 计算机工程,2010,36(21):17-21.
- [11] Removing a Bios-CMOS password [EB/OL]. [2012 07 10]. http: //www. dewassoc. com/support/bios/bios\_password. htm.
- [12] Introduction to Bochs [EB/OL]. [2012 07 10]. http://bochs. sourceforge.net/doc/docbook/user/introduction. html.

Cryptographic Hardware and Embedded Systems. Berlin: Springer-Verlag, 2001: 171 - 184.

- [11] 张志峰,林正浩. AES 加密算法中 S-BOX 的算法与 VLSI 实现 [J]. 计算机工程与应用,2006,42(19):67-68
- [12] 潘宏亮,高德远,张盛兵,等.一种基于有限域求逆的 S-Box 实现算法[J]. 微电子学与计算机,2006,23(3):109-111,115.
- [13] 韩少男,李晓江. 实现 AES 算法中 S-BOX 和 INV-S-BOX 的高效 方法[J]. 微电子学,2010,40(1):103-107
- [14] FISCHER V, DRUTAROVSKY M, CHODOWIEC P, et al. InvMixColumn decomposition and multilevel resource sharing in AES implementations [J]. IEEE Transactions on Very Large Scale Integration Systems, 2005, 13(8): 989 – 992.
- [15] JARVINEN K, TOMMISKA M, SKYTTA J. Comparative survey of high performance cryptographic algorithm implementations on FP-GAs [J]. IEE Proceedings Information Security, 2005, 152(1): 3-12.

<sup>(</sup>上接第454页)