Skip to main content
Article thumbnail
Location of Repository

Gestor de tareas para hardware dinámicamente reconfigurable 2D

By Raquel Sánchez Delgado

Abstract

El proyecto consiste en una simulación de un gestor para tareas que han de ejecutarse en una FPGA. Para manejar el espacio libre disponible para ubicar las tareas dentro de la FPGA, se propone una estructura de datos, llamada Conjunto de Listas de Vértices (VLS); mediante la cuál se puede conocer la cantidad de espacio libre y la forma que tiene este espacio.\ud Si no usáramos esta estructura, habría que recorrer toda la FPGA para saber qué posiciones están ocupadas, y posteriormente considerar qué posiciones son capaces de\ud alojar la tarea, con el coste tan elevado que esto requiere en tiempo y espacio. Si se optara, por utilizar rectángulos para representar el espacio libre, como se propone en\ud [BKKR2000], el coste para gestionarlos es bastante elevado

Topics: Hardware
Year: 2007
OAI identifier: oai:www.ucm.es:10271
Provided by: EPrints Complutense

Suggested articles


To submit an update or takedown request for this paper, please submit an Update/Correction/Removal Request.