Article thumbnail

Design of Reconfigurable Processor ReMAP for Video Codec

By 戴鹏, 雍珊珊, 王新安 and 张兴

Abstract

针对当前视频高清编解码的计算密集性、并行性和数据局部性的特点,提出一个粗粒度的可重构处理器ReMAP-2.该处理器由一个可重构的计算单元阵列构成,通过由临近直联和分段式总线组成的互联网络完成数据通信任务,具有良好的扩展性.计算阵列针对不同应用,通过加载不同配置信息流实时改变运算单元的计算功能和连接方式,支持多种格式的视频编解码应用.仿真验证表明,可重构处理器ReMAP-2在视频编解码应用时较常用的媒体处理器具有较大幅度的性能加速,处理性能达到或接近于ASIC水平,同时具有较高的应用灵活性.863计划中文核心期刊要目总览(PKU)中国科技核心期刊(ISTIC)中国科学引文数据库(CSCD)03418-4264

Topics: 可重构处理器, 编解码, 动态重构, H.264, DCT
Publisher: 北京大学学报 自然科学版
Year: 2011
OAI identifier: oai:localhost:20.500.11897/184525
Journal:
Download PDF:
Sorry, we are unable to provide the full text but you may find it at the following location(s):
  • http://d.g.wanfangdata.com.cn/... (external link)
  • http://d.g.wanfangdata.com.cn/... (external link)
  • http://hdl.handle.net/20.500.1... (external link)
  • Suggested articles


    To submit an update or takedown request for this paper, please submit an Update/Correction/Removal Request.